[发明专利]一种用于星载高速调制器编码FPGA中的DCM自动复位方法有效
| 申请号: | 201210264451.7 | 申请日: | 2012-07-27 |
| 公开(公告)号: | CN103051310A | 公开(公告)日: | 2013-04-17 |
| 发明(设计)人: | 张伟;王加强;张建华;徐常志;常鸿 | 申请(专利权)人: | 西安空间无线电技术研究所 |
| 主分类号: | H03K17/22 | 分类号: | H03K17/22 |
| 代理公司: | 中国航天科技专利中心 11009 | 代理人: | 庞静 |
| 地址: | 710100 陕*** | 国省代码: | 陕西;61 |
| 权利要求书: | 查看更多 | 说明书: | 查看更多 |
| 摘要: | |||
| 搜索关键词: | 一种 用于 高速 调制器 编码 fpga 中的 dcm 自动 复位 方法 | ||
1.一种用于星载高速调制器编码FPGA中的DCM自动复位方法,其特征在于步骤如下:
(1)使用DCM模块的输入时钟clkin产生主计数器count,计数范围从0到T,count受到clkin的触发进行循环;
(2)在主计数器count=0的时刻,使用DCM模块的输入时钟clkin产生时钟判读计数器count_test,并在count=0的时候对count_test进行清0,同时将复位信号rst置为0;
(3)主计数器count从1开始计数至count=t1,利用输入时钟clkin信号对倍频输出时钟信号clkout的频率进判读;具体如下:
(3.1)将clkout进行N分频后进行M倍频,得到用于检测频率的分频时钟count_clk;M≤32;
(3.2)输入时钟clkin对分频时钟count_clk进行判断,当分频时钟count_clk上升沿时,时钟判读计数器count_test加1,复位信号rst=0;
设n=t1/(N/M),n要求为两位数;
(4)在count=t1+1时刻,当count_test>MAX,或者count_test<MIN,或者DCM锁定标志为低时,则表明DCM模块失锁,置复位信号rst=1,反之rst=0;MAX=n+2,MIN=n-2;
(5)count=t1+2至t2时刻,复位信号rst保持步骤(3)的设置;t2-t1>4;
(6)count=t2+1至T时刻,复位信号rst=0,下一循环从步骤(2)开始。
2.根据权利要求1所述的一种用于星载高速调制器编码FPGA中的DCM自动复位方法,其特征在于:所述的clkin判断count_clk上升沿出现的方法如下:用clkin对count_clk进行2次延迟采样,当两次采样得到的值分别为1和0时,即为count_clk上升沿出现的时刻。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于西安空间无线电技术研究所,未经西安空间无线电技术研究所许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/pat/books/201210264451.7/1.html,转载请声明来源钻瓜专利网。





