[发明专利]电子时间保持电路和用于操作电子时间保持电路的方法无效
| 申请号: | 201210216982.9 | 申请日: | 2012-06-27 |
| 公开(公告)号: | CN102999141A | 公开(公告)日: | 2013-03-27 |
| 发明(设计)人: | 彼得·罗伯逊;艾伦·曼 | 申请(专利权)人: | NXP股份有限公司 |
| 主分类号: | G06F1/26 | 分类号: | G06F1/26 |
| 代理公司: | 中科专利商标代理有限责任公司 11021 | 代理人: | 王波波 |
| 地址: | 荷兰艾*** | 国省代码: | 荷兰;NL |
| 权利要求书: | 查看更多 | 说明书: | 查看更多 |
| 摘要: | |||
| 搜索关键词: | 电子 时间 保持 电路 用于 操作 方法 | ||
1.一种电子时间保持电路,包括:
多个电源;以及
时间保持电路元件,分组为多个电源域,其中,每一个所述电源域由对应的一个所述电源提供功率,其中,对于每一个所述电源域复制时间保持寄存器,并且其中,如果修改所述时间保持寄存器中的一个,或者如果关断所述电源中的一个并且随后重新接通,则在所述电源域之间同步所述时间保持寄存器。
2.根据权利要求1所述的电子时间保持电路,其中,分组为每一个所述电源域的时间保持电路元件包括时间保持寄存器的对应集合。
3.根据权利要求1所述的电子时间保持电路,其中,分组为第一个电源域的所述时间保持电路元件执行所述电子时间保持电路的时间保持功能。
4.根据权利要求3所述的电子时间保持电路,其中,第二个电源域中的时间保持电路元件包括微处理器接口,所述微处理器接口被配置为:
允许微处理器读取所述电子时间保持电路中的所述时间保持寄存器的一个集合,而不干扰所述时间保持寄存器的另一集合;以及
允许所述微处理器同时写入所述电子时间保持电路中的所有所述时间保持寄存器。
5.根据权利要求3所述的电子时间保持电路,其中,分组为所述第一个电源域的所述时间保持电路元件包括振荡器。
6.根据权利要求3所述的电子时间保持电路,其中,电池将功率提供给第一个电源域。
7.根据权利要求1所述的电子时间保持电路,其中,逻辑信号用于指示所述电源的电源电压是否有效,并且其中,如果所述逻辑信号指示所述电源电压中的一个变为无效,则同步所述时间保持寄存器。
8.根据权利要求1所述的电子时间保持电路,其中,一个电源域中的时间保持电路元件包括微处理器接口,所述微处理器接口被配置为:
允许微处理器读取所述电子时间保持电路中的所述时间保持寄存器的一个集合,而不访问所述时间保持寄存器的另一集合;以及
允许所述微处理器同时写入所述电子时间保持电路中的所有所述时间保持寄存器。
9.根据权利要求1所述的电子时间保持电路,其中,一个电源域中的时间保持电路元件包括微处理器接口,所述微处理器接口被配置为:
允许微处理器读取第一个电源域中的所述时间保持寄存器的一个集合,而不访问第二个电源域中的所述时间保持寄存器的另一集合;以及
允许所述微处理器同时写入所述电子时间保持电路中的所有所述时间保持寄存器。
10.根据权利要求1所述的电子时间保持电路,其中,所述电子时间保持电路是实时时钟电路。
11.根据权利要求1所述的电子时间保持电路,其中,分组为每一个所述电源域的时间保持电路元件包括:时间值寄存器,被配置为存储所述电子时间保持电路产生的当前时间值;报警值寄存器,被配置为存储所述电子时间保持电路的报警值;以及控制寄存器,被配置为存储控制参数。
12.一种电子时间保持电路,包括:
第一电源;
第二电源;以及
时间保持电路元件,分组为第一电源域和第二电源域,其中,所述第一电源独占地将功率提供给所述第一电源域,其中,所述第二电源独占地将功率提供给所述第二电源域,其中,对于所述第一电源域和所述第二电源域中的每一个复制时间保持寄存器,并且其中,如果修改所述时间保持寄存器,或者如果所述第一电源和第二电源中的一个关断并且随后重新接通,则在所述第一电源域和第二电源域之间同步所述时间保持寄存器。
13.根据权利要求12所述的电子时间保持电路,其中,分组为所述第一电源域和所述第二电源域中的每一个的时间保持电路元件包括时间保持寄存器的对应集合。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于NXP股份有限公司,未经NXP股份有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/pat/books/201210216982.9/1.html,转载请声明来源钻瓜专利网。
- 上一篇:一种基于触屏营销系统的人机互动展示架
- 下一篇:粒子系统的渲染优化方法





