[发明专利]数据存储电路无效

专利信息
申请号: 201210206442.2 申请日: 2012-06-21
公开(公告)号: CN103514939A 公开(公告)日: 2014-01-15
发明(设计)人: 邓洪波 申请(专利权)人: 苏州工业园区新宏博通讯科技有限公司
主分类号: G11C7/22 分类号: G11C7/22
代理公司: 苏州威世朋知识产权代理事务所(普通合伙) 32235 代理人: 杨林洁
地址: 215126 江苏省苏*** 国省代码: 江苏;32
权利要求书: 查看更多 说明书: 查看更多
摘要:
搜索关键词: 数据 存储 电路
【说明书】:

技术领域

发明涉及一种存储电路,尤其涉及一种对电表数据进行存储的数据存储电路。

背景技术

CPU主卡是机架式多功能电表的重要组成部分,主要完成对电表子卡的电量及实时数据的采集,按照规定协议向通讯主站进行数据传输,并支持主站数据的实时查询。CPU主卡存储的数据分实时一类数据及曲线二类数据,一类数据包括终端抄读的电表电量当前值及功率电压电流等实时数据,终端只保存最后一次的数据;二类数据包括按设置冻结、间隔冻结保存的各曲线数据,需记录不同时刻产生的各种电表数据。二类数据同时保存多天的数据,保存二类数据时需要同时保存发生数据时的时间,以方便主站查询数据时进行查找。

对于多功能电表,需要存储并便于查找大量的二类曲线数据。终端安装设置有冻结间隔来存储二类曲线数据,冻结间隔按规约可设为15、30或60分钟。若按15分钟的冻结间隔计算,则每天要存储96个时间点的历史数据。即终端不仅要记录二类曲线数据,同时还要记录每天96个时间点发生的电表数据的存储位置,以方便数据查询。但现有的数据存储电路,不能在读写速度快、及时存储有效数据的同时,满足存储容量大且查询方便的需求。

有鉴于此,有必要对现有的数据存储电路予以改进,以满足上述需求。

发明内容

本发明的目的在于提供一种能够同时满足读写速度快、及时存储有效数据,存储容量大且查询方便的数据存储电路。

为实现上述发明目的,本发明的一种数据存储电路,其包括:主卡、同步串行外设接口以及分别与所述主卡和所述同步串行外设接口相连接的静态随机存取存储器和闪存存储器,所述静态随机存取存储器与所述闪存存储器并联连接于所述数据存储电路中。

作为本发明的进一步改进,所述主卡与所述静态随机存取存储器和所述闪存存储器之间分别连接有主机输出/从机输入数据线、主机输入/从机输出数据线、串行时钟线以及复位线。

作为本发明的进一步改进,所述同步串行外设接口与所述静态随机存取存储器和所述闪存存储器之间还连接有一集成电路,所述集成电路将所述同步串行外设接口信息转换成相应的片选信号并分别传送至所述静态随机存取存储器和所述闪存存储器。

作为本发明的进一步改进,所述集成电路为2-4译码器。

作为本发明的进一步改进,所述静态随机存取存储器上设有用以与配备电池相连接的接口,以保证数据掉电不丢失。

作为本发明的进一步改进,所述闪存存储器为NOR FLASH存储器。

与现有技术相比,本发明的优势在于:本发明的数据存储电路通过设有静态随机存取存储器和闪存存储器,从而主卡在每次进行数据抄读时,可先将数据保存在读写速度很快的静态随机存取存储器中,在数据抄读完成后,需要存储时,再按照闪存存储器地址将数据及数据的发生时间依次存储到闪存存储器中,这样不仅能够满足读写速度快且及时存储有效数据的需求,同时还能达到存储容量大且查询方便的目的。

附图说明

图1是本发明的数据存储电路的原理图。

具体实施方式

为了使本发明的目的、技术方案和优点更加清楚,下面结合附图和具体实施例对本发明进行详细描述。

如图1所示,本发明的数据存储电路100用以完成对电表子卡(未图示)的电量和实时数据的采集及存储。所述数据存储电路100包括主卡10、同步串行外设接口20以及分别与所述主卡10和所述同步串行外设接口20相连接的静态随机存取存储器30和闪存存储器40。所述静态随机存取存储器30与所述闪存存储器40并联连接于所述数据存储电路100中。

本实施方式中,所述主卡10为CPU主卡,所述同步串行外设接口20为SPI接口,所述静态随机存取存储器30为SRAM存储器,所述闪存存储器40为FLASH存储器中的NOR FLASH存储器。

所述CPU主卡10与所述SRAM存储器30和所述NOR FLASH存储器40之间分别连接有主机输出/从机输入数据线(MOSI)、主机输入/从机输出数据线(MOSO)、串行时钟线(SCLK)以及复位线(/RESET)。所述SRAM存储器30上设有用以与配备电池相连接的接口(VCC),以保证数据掉电不丢失。

所述SPI接口20与所述SRAM存储器30和所述NOR FLASH存储器40之间还连接有一集成电路50,所述集成电路50将所述SPI接口信息转换成相应的片选信号(/CS)并分别传送至所述SRAM存储器30和所述NOR FLASH存储器40中。本实施方式中,所述集成电路50为2-4译码器。

下载完整专利技术内容需要扣除积分,VIP会员可以免费下载。

该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于苏州工业园区新宏博通讯科技有限公司,未经苏州工业园区新宏博通讯科技有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服

本文链接:http://www.vipzhuanli.com/pat/books/201210206442.2/2.html,转载请声明来源钻瓜专利网。

×

专利文献下载

说明:

1、专利原文基于中国国家知识产权局专利说明书;

2、支持发明专利 、实用新型专利、外观设计专利(升级中);

3、专利数据每周两次同步更新,支持Adobe PDF格式;

4、内容包括专利技术的结构示意图流程工艺图技术构造图

5、已全新升级为极速版,下载速度显著提升!欢迎使用!

请您登陆后,进行下载,点击【登陆】 【注册】

关于我们 寻求报道 投稿须知 广告合作 版权声明 网站地图 友情链接 企业标识 联系我们

钻瓜专利网在线咨询

周一至周五 9:00-18:00

咨询在线客服咨询在线客服
tel code back_top