[发明专利]多路数字信号隔离调理采集设备无效
申请号: | 201210147585.0 | 申请日: | 2012-05-11 |
公开(公告)号: | CN102680757A | 公开(公告)日: | 2012-09-19 |
发明(设计)人: | 蔡远文;辛朝军;姚静波;程龙;李岩;解维奇;张宇;王华 | 申请(专利权)人: | 蔡远文 |
主分类号: | G01R15/14 | 分类号: | G01R15/14 |
代理公司: | 北京双收知识产权代理有限公司 11241 | 代理人: | 解政文 |
地址: | 101416 北*** | 国省代码: | 北京;11 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | |||
搜索关键词: | 路数 信号 隔离 调理 采集 设备 | ||
1.一种多路数字信号隔离调理采集设备,其特征在于,包括综合管理模块和多个分离式的隔离调理模块,其中,
每个所述隔离调理模块,包括:
板卡选择电路,用于根据所述综合管理模块定时输出的板选信号和组选信号来选通对应的隔离调理电路;
若干路隔离调理电路,所述若干隔离调理电路分成多个组,每个组具有多路隔离调理电路,用于将采集到的多路数字信号进行隔离和电压调理,并将处理后的多路数字信号按顺序发送至所述综合管理模块;
所述综合管理模块,包括:
FPGA电路,用于发送板选和组选信号,并将接收到的多路数字信号进行数字滤波,对滤波处理后的每路数字信号的上下边沿进行智能分析,即当该路数字信号发生变化时,将其按照测试系统预设的时间要求放置于cPCI总线供读取,当该路数字信号不发生变化时,每隔预定时间向所述测试系统发送一次用于判断其是否正常工作的测试数据;
总线管理电路,用以协调所述FPGA电路与外部的数字I/O卡之间的电压匹配和通信。
2.根据权利要求1所述的多路数字信号隔离调理采集设备,其特征在于,每路所述隔离调理电路为具有电压调理功能的光耦隔离电路。
3.根据权利要求2所述的多路数字信号隔离调理采集设备,其特征在于,所述具有电压调理功能的光耦隔离电路包括型号为TLP114A的光耦、稳压二极管D1、去耦电容C1、二极管D2、限流电阻R1、上拉电阻R2和电容C2,稳压二极管D1的输入端以及限流电阻R1的一端分别对应与所述光耦的第1和第3引脚相连,去耦电容C1和二极管D2分别接于稳压二极管D1和上拉电阻R2之间,稳压二极管D1的输出端和限流电阻R1的另一端分别对应作为的正极输入端和负极输入端,所述光耦的第6引脚与上拉电阻R2的一端相连后接VDD5V,上拉电阻R2的另一端与光耦的第5引脚相连作为输出端接于FPGA输入端,电容C2的一端接VDD5V,其另一端与所述光耦的第4引脚一起接地。
4.根据权利要求3所述的多路数字信号隔离调理采集设备,其特征在于,输入至所述具有电压调理功能的光耦隔离电路的数字信号的逻辑高电平的范围为14V~40V,其逻辑低电平的范围为0V~3V。
5.根据权利要求1所述的多路数字信号隔离调理采集设备,其特征在于,所述板卡选择电路包括跳线开关、总线收发器和与门,所述跳线开关的输出端以及所述总线收发器的输出端作为所述与门的输入端,所述与门的输出端与所述总线收发器的输入端相连,总线收发器根据与门的输出信号分别选择相应的输入通道,并将所选通道的数据传输到FPGA的输入总线上。
6.根据权利要求1所述的多路数字信号隔离调理采集设备,其特征在于,所述定时输出包括每隔0.2毫秒输出。
7.根据权利要求1所述的多路数字信号隔离调理采集设备,其特征在于,所述将接收到的多路数字信号进行数字滤波,具体包括:
对时长小于设定1毫秒的干扰信号进行数字滤波。
8.根据权利要求1所述的多路数字信号隔离调理采集设备,其特征在于,所述预定时间包括1秒。
9.根据权利要求1所述的多路数字信号隔离调理采集设备,其特征在于,所述预设的时间要求包括0.2毫秒。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于蔡远文,未经蔡远文许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/pat/books/201210147585.0/1.html,转载请声明来源钻瓜专利网。
- 上一篇:有机发光装置及其形成方法
- 下一篇:一键通服务方法