[发明专利]一种电针仪的智能控制方法无效

专利信息
申请号: 201210117153.5 申请日: 2012-04-19
公开(公告)号: CN102641553A 公开(公告)日: 2012-08-22
发明(设计)人: 王洪君;赵子婴;孙超;宋玉川 申请(专利权)人: 山东大学
主分类号: A61N1/08 分类号: A61N1/08;A61N1/32
代理公司: 济南金迪知识产权代理有限公司 37219 代理人: 王绪银
地址: 250100 山*** 国省代码: 山东;37
权利要求书: 查看更多 说明书: 查看更多
摘要:
搜索关键词: 一种 电针 智能 控制 方法
【说明书】:

技术领域

发明涉及一种电针仪的智能控制方法,属于电子医疗设备技术领域。

背景技术

目前,公知的电针仪基本可分为两种类型:一种是传统的模拟电针仪,由于纯粹模拟电路产生波形,电路调试复杂,且功能和输出路数少,当前正处于淘汰的边缘;另一种是以单片机为核心的数字电针仪,这种电针仪虽然电路结构简单易于调试维护,但是功能依然较少,特别是对波形数据处理方面,单片机难以实现,其次,由于单片机主频较低,无法实现较多路数的输出,而且由于主控制器直接控制产生波形的模拟电路部分,干扰严重,稳定性较差。

发明内容

为克服现有的电针仪的不足,本发明提供一种电针仪的智能控制方法。

本发明解决其技术问题所采用的技术方案是:

一种电针仪,包含ARM主控制器、串行总线、波形产生模块、按键、液晶屏;液晶屏通过八位并行总线和控制线与ARM主控制器连接,按键通过IO口与ARM主控制器连接,ARM主控制器有一个串行接口UART,串行接口包含数据接收RX和数据发送TX两条数据线,每个波形产生模块都接入到这个串行接口上,每个波形产生模块都另有一个中断输入引脚INT与ARM主控制器的一条IO口连接,即每个波形产生模块与ARM主控制器都连接有三条数据线:串行接口RX、TX和中断输入INT,形成串行总线结构。

ARM主控制器的串行总线与八个波形产生模块连接,控制波形产生模块的波形输出;

每个波形产生模块包含八位单片机、数模转换器、模拟处理电路,单片机的串行接口和中断输入引脚INT连接到ARM主控制器,数模转换器连接到单片机的IO口,数模转换器的输出端与模拟处理电路相连。

一种电针仪的智能控制方法如下:

1)电针仪接通电源,ARM主控制器初始化,ARM主控制器在各波形产生模块的中断输入引脚输出固定电平,ARM主控制器延时等待波形产生模块初始化,各个波形产生模块上电之后初始化并使能中断,然后进入等待中断状态;

2)ARM主控制器依次在各波形产生模块的中断输入引脚INT产生变化电平,使各个波形产生模块依次进入中断;

3)波形产生模块进入中断之后,使能串行接口,对ARM主控制器应答,表示该波形产生模块已经正确连接并且就绪,可以接受数据和命令,未连接或未就绪的波形产生模块不应答,ARM主控制器记录下已经连接就绪的模块;

4)ARM主控制器接受键盘输入的参数,将输入的参数和程序中相应的波形数据通过串行总线下发给已经就绪的波形产生模块;

5)波形产生模块中的八位单片机接收到ARM主控制器的数据和参数之后,将波形数据通过数模转换器输出,再经过模拟处理电路产生相应波形。

本发明的有益效果是,采用工业级ARM处理核心担当电针仪主控制器,提供了足够高的主频、稳定性和数据处理能力,同时将波形产生部分模块化,挂接到ARM主控制器的串行总线上,ARM主控制器同时可以容纳多个波形产生模块的挂接,由此解决了ARM主控制器由于速度限制无法直接实现多路输出的缺点;避免了ARM主控制器等待输入、直接操作数模转换器引起的时间延迟;每个模块都以八位的单片机作为控制器,接受ARM主控制器的统一协调,ARM主控制器只负责数字路部分,与波形产生的模拟电路相分离,提高了可靠性,即便某一个波形产生模块故障,也不会影响其它模块的正常工作。

附图说明

图1是本发明的电路结构图。

图2是波形产生模块的电路结构图。

其中,1、ARM主控制器,2、液晶屏,3、按键,4、串行总线,5、波形产生模块,6、八位单片机,7、数模转换器,8、模拟处理电路。

下面结合附图和实施例对本发明做进一步说明。

实施例:

一种电针仪,如图1所示,包含ARM主控制器(1)、串行总线(4)、波形产生模块(5)、按键(3)、液晶屏(2);液晶屏(2)通过八位并行总线和控制线与ARM主控制器(1)连接,按键(3)通过IO口与ARM主控制器(1)连接,ARM主控制器(1)有一个串行接口UART,串行接口包含数据接收RX和数据发送TX两条数据线,每个波形产生模块(5)都接入到这个串行接口上,每个波形产生模块(5)都另有一个中断输入引脚INT与ARM主控制器的一条IO口连接,即每个波形产生模块(5)与ARM主控制器(1)都连接有三条数据线:串行接口RX、TX和中断输入INT,形成串行总线(4)结构。

下载完整专利技术内容需要扣除积分,VIP会员可以免费下载。

该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于山东大学,未经山东大学许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服

本文链接:http://www.vipzhuanli.com/pat/books/201210117153.5/2.html,转载请声明来源钻瓜专利网。

×

专利文献下载

说明:

1、专利原文基于中国国家知识产权局专利说明书;

2、支持发明专利 、实用新型专利、外观设计专利(升级中);

3、专利数据每周两次同步更新,支持Adobe PDF格式;

4、内容包括专利技术的结构示意图流程工艺图技术构造图

5、已全新升级为极速版,下载速度显著提升!欢迎使用!

请您登陆后,进行下载,点击【登陆】 【注册】

关于我们 寻求报道 投稿须知 广告合作 版权声明 网站地图 友情链接 企业标识 联系我们

钻瓜专利网在线咨询

周一至周五 9:00-18:00

咨询在线客服咨询在线客服
tel code back_top