[发明专利]基于单芯片的多通道视频编解码数据传输方法及装置无效
申请号: | 201210085657.3 | 申请日: | 2012-03-27 |
公开(公告)号: | CN102625105A | 公开(公告)日: | 2012-08-01 |
发明(设计)人: | 郭洪猛 | 申请(专利权)人: | 广东威创视讯科技股份有限公司 |
主分类号: | H04N7/26 | 分类号: | H04N7/26 |
代理公司: | 广州华进联合专利商标代理有限公司 44224 | 代理人: | 王茹;曾旻辉 |
地址: | 510663 广东省广*** | 国省代码: | 广东;44 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | |||
搜索关键词: | 基于 芯片 通道 视频 解码 数据传输 方法 装置 | ||
1.一种基于单芯片的多通道视频编解码数据传输方法,其特征在于,包括以下步骤:
接收多通道传输过来的原始视频数据/码流数据;
根据通道的个数创建对应数目的编解码缓冲器,并定义该缓冲器的数据结构,所述定义的数据结构中包括编解码缓冲器的有效标志;
配置通道地址,根据实时检测得到的各编解码缓冲器的有效标志来对各编解码缓冲器中的数据进行多通道读取;
对读取的数据进行编码/解码处理,然后将编码/解码后的数据写入对应地址的编解码缓冲器中,并传输给PC。
2.根据权利要求1所述的基于单芯片的多通道视频编解码数据传输方法,其特征在于,所述根据实时检测得到的各编解码缓冲器的有效标志来对各编解码缓冲器中的数据进行多通道读取的过程具体为:采用FPGA的并行工作特性,实时检测各编解码缓冲器的有效标志,判断是否有编解码缓冲器中的数据需要读取/写入;若是,则对该编解码缓冲器中的数据进行读取/写入。
3.根据权利要求2所述的基于单芯片的多通道视频编解码数据传输方法,其特征在于,所述对读取的数据进行编码处理的过程具体为:采用H.264标准来对读取的数据进行编码处理。
4.根据权利要求2所述的基于单芯片的多通道视频编解码数据传输方法,其特征在于,所述编解码缓冲器中定义的数据结构还包括:缓冲器地址、缓冲器大小、下个缓冲器的数据结构地址、缓冲器剩余字节数、网络包类型。
5.根据权利要求1-4任意一项所述的基于单芯片的多通道视频编解码数据传输方法,其特征在于,采用PCIE接口来传输所述编解码缓冲器与PC之间的数据。
6.根据权利要求5所述的基于单芯片的多通道视频编解码数据传输方法,其特征在于,在采用PCIE接口传输数据时,创建一个PCIE接口缓冲器,定义该PCIE接口缓冲器的地址位分为两部分:一部分表示通道号,另一部分表示当前通道的数据地址。
7.一种基于单芯片的多通道视频编解码数据传输装置,其特征在于,包括:
控制模块,用于接收多通道传输过来的原始视频数据/码流数据,根据通道的个数创建对应数目的编解码缓冲器,并定义该缓冲器的数据结构,所述定义的数据结构中包括编解码缓冲器的有效标志,然后配置通道地址,根据实时检测得到的各编解码缓冲器的有效标志来对各编解码缓冲器中的数据进行多通道读取;以及将所述编解码缓冲器中接收的编码/解码后的数据传输给PC;
编解码模块,用于对读取的数据进行编码/解码处理,并将编码/解码后的数据写入对应地址的编解码缓冲器中。
8.根据权利要求7所述的基于单芯片的多通道视频编解码数据传输装置,其特征在于,所述控制模块中包括检测模块,用于采用FPGA的并行工作特性,实时检测各编解码缓冲器的有效标志,判断是否有编解码缓冲器中的数据需要读取/写入;若是,则对该编解码缓冲器中的数据进行读取/写入。
9.根据权利要求8所述的基于单芯片的多通道视频编解码数据传输装置,其特征在于,所述控制模块采用FPGA芯片;
和/或
所述编解码模块采用CNW3108专用编解码芯片。
10.根据权利要求7-9任意一项所述的基于单芯片的多通道视频编解码数据传输装置,其特征在于,所述控制模块、编解码模块之间采用PCI接口来传输码流数据;
和/或
所述控制模块、PC之间采用PCIE接口来传输数据。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于广东威创视讯科技股份有限公司,未经广东威创视讯科技股份有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/pat/books/201210085657.3/1.html,转载请声明来源钻瓜专利网。
- 上一篇:一种逆作式既有房屋楼盖置换施工方法
- 下一篇:多连接器整合的电脑切换器缆线