[发明专利]不同频率信号等间隔采样电路及采样方法无效
申请号: | 201210047550.X | 申请日: | 2012-02-28 |
公开(公告)号: | CN102590606A | 公开(公告)日: | 2012-07-18 |
发明(设计)人: | 张继付;胡志华;张永辉 | 申请(专利权)人: | 保定浪拜迪电气股份有限公司 |
主分类号: | G01R19/252 | 分类号: | G01R19/252 |
代理公司: | 石家庄众志华清知识产权事务所(特殊普通合伙) 13123 | 代理人: | 张明月 |
地址: | 071051 河北*** | 国省代码: | 河北;13 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | |||
搜索关键词: | 不同 频率 信号 间隔 采样 电路 方法 | ||
技术领域
本发明涉及数字信号采样领域,特别是一种适用于不同频率信号的等间隔采样电路。
背景技术
在对电网电能质量进行测量时,需要对波形进行采样,出于对谐波计算的高精确度要求,要对工频波形进行等间隔采样。目前交流采样应用最多的数字处理算法是离散DFT算法,可以同时获得被测向量的有效值以及相位。但是由于该算法是基于每一个数据窗内的采样数据是否等间隔并反映被测信号的一个完整周波,因此采用此算法时,必须考虑被测信号频率的漂移问题,当采样频率能够实时跟踪被测信号频率时,方能保证每个采样数据窗内的采样数据等间隔反映被测信号的一个完整周波。
传统的采样方式是通过采用锁相环电路进行完成被测信号的分频输出,以实现不同频率信号的等间隔采样。锁相环电路的工作原理是:被测信号经放大器放大整形后加到相位比较器,在相位比较器中被测信号与标准信号进行相位比较,相位比较器输出反映被测信号与标准信号的误差电压;误差电压经滤波后加至压控振荡器,通过调整压控振荡器的振荡频率,使采样频率实时跟随被测信号频率。其中压控振荡器的频率调节则通过调节设置在锁相环芯片外围的滑动变阻器进行调节。此种采用方式存在以下缺点:1)需要人为调节滑动变阻器才能实现,可控精准度较低,在调试过程中需要反复调节才能达到采样要求,工作效率低下。2)锁相环电路中的锁相环芯片需要调节相应的参数才能实现所需要的采样信号输出,由于电路中的电阻、电容等参数容易受温度、湿度等一些外在环境条件的影响,因此在无论在调试过程中,还是在运行过程中,都容易出现错误信号的输出,影响数据处理与分析。
发明内容
本发明需要解决的技术问题是提供一种无需人为调节即能实现频率跟随、等间隔采样,且适用于不同频率信号的采样电路。
为解决上述技术问题,本发明所采用的技术方案是。
不同频率信号等间隔采样电路,包括整形模块、DSP微控制器以及AD转换模块;所述整形模块用于对被测信号进行整形滤波后转化为DSP微处理器所需要的方波输出给DSP微处理器,整形模块的输入端连接被测信号,输出端连接DSP微处理器的捕获引脚;所述DSP微处理器用于对捕获的方波信号进行脉宽调制处理,并将处理后的采样信号输出给AD模块,对AD模块进行触发,DSP微处理器的脉冲触发端连接AD模块的控制引脚;所述AD模块用于根据DSP微处理器发出的触发指令对被测信号进行等间隔采样,AD模块的输入端连接被测信号,AD模块的数据输出端连接DSP微处理器的数据输入端。
本发明所述DSP微处理器采用TMS320F2812。
本发明所述AD模块采用AD8364。
不同频率信号等间隔采样方法,其特征在于包括以下步骤。
A.整形模块对所采集的被测信号进行整形滤波处理,并产生DSP微处理器所能识别的方波传输给DSP微处理器的捕获引脚;
B.DSP微处理器使能捕获单元,并设置捕获边缘;捕获引脚捕获到被测信号的跳变沿后以定时器2的周期Tn为标准时钟,对被测信号一个周期内的跳变沿进行计数,从而得到被测信号的周期值Ns;
C.判断周期值Ns是否为正常范围值;如果超出此范围,则返回步骤B重新捕获被测信号周期;如果在正常范围之内,则进行步骤D;
D.用平均算法将被测信号的周期值Ns平均分成N等份,其中N为采样点数,得到每一等份的周期值为Np;
E.采用Np设置PWM模块的周期,计算PWM模块中电平翻转所需要的比较值Nt;当PWM模块的基准定时器1计数周期值Nx大于比较值Nt时,触发PWM模块中的电平进行翻转,产生等间隔触发脉冲,即采样信号;
F.PWM模块将采样信号传输给AD模块的控制引脚HOLD;AD模块通过PWM模块产生的等间隔脉冲触发对被采样信号进行采样,并将等间隔采集到的被测信号转换为数字信号后,传输给DSP微处理器进行数据处理。
所述步骤B中周期值Ns的计算过程为:DSP微处理器中的捕获单元设置有专用的2级深度的FIFO堆栈,测定被测信号的频率时分两次进行捕捉;当第一次捕捉到捕获引脚发生了指定变化时,捕获单元将捕捉所选用计数器的计数值,并把此计数值写入FIFO堆栈的顶层寄存器;第二次捕捉,将计数值写入FIFO堆栈的底层寄存器,利用两次捕获的计数值,计算被测信号的周期值Ns。
由于采用了上述技术方案,本发明取得的技术进步是。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于保定浪拜迪电气股份有限公司,未经保定浪拜迪电气股份有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/pat/books/201210047550.X/2.html,转载请声明来源钻瓜专利网。
- 上一篇:日光灯管的驱动装置及其方法与所应用的照明装置
- 下一篇:百叶卷帘门/窗体