[发明专利]带有嵌入式数字定序器的开关多路复用器装置无效
申请号: | 201210028608.6 | 申请日: | 2012-02-03 |
公开(公告)号: | CN102739219A | 公开(公告)日: | 2012-10-17 |
发明(设计)人: | R·A·格瑞斯特;G·D·克罗夫特 | 申请(专利权)人: | 英特赛尔美国股份有限公司 |
主分类号: | H03K17/62 | 分类号: | H03K17/62;G05B19/042 |
代理公司: | 上海专利商标事务所有限公司 31100 | 代理人: | 邢德杰 |
地址: | 美国加利*** | 国省代码: | 美国;US |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | |||
搜索关键词: | 带有 嵌入式 数字 定序器 开关 多路复用 装置 | ||
本申请要求于2011年3月29日提交的美国临时申请No.61/468,639的优先权的权益,该申请的内容通过引用并入。
技术领域
本发明涉及涉及能够用于信号处理的开关多路复用器装置。
背景技术
开关多路复用器装置为混合信号半导体装置,其通常用于数据获取或混合信号系统中。这些装置提供了模拟信号路径的数字控制。数字控制使得模拟路径能够经由半导体开关或多路复用器在装置的引脚之间连接或断开。
常规的开关多路复用器装置提供开关关断和接通的基本数字控制,仅有赖于外部数字控制。当需要新的开关配置时,这种外部数字控制耗费时间。即使在典型的数据获取系统中开关配置重复几千次,完整的数字初始化发生在各配置变化之间。
发明概述
开关多路复用器装置包括多个模拟开关和与所述模拟开关操作通信的嵌入式数字定序器。嵌入式数字定序器包括多个序列控制寄存器。嵌入式数字定序器配置为将控制信息发送给模拟开开关,所述控制信息包括单一控制信息或扩展控制信息。当进行单一控制操作时,扩展控制信息用于预加载用于开关配置更新的操作信息。
附图说明
理解附图仅描述了示例性实施方案且因此不视为对范围的限制,通过使用附图将另外具体地、详细地描述示例性实施方案,在附图中:
图1描绘了开关多路复用器装置的寄存器初始已发生之后的序列执行界面;
图2描绘了用于与其它开关多路复用器装置多路复用的第一开关多路复用器装置的序列执行界面;
图3为根据一个实施方案的开关多路复用器装置的框图;
图4为根据另一实施方案的开关多路复用器装置的框图;
图5为根据又一实施方案的开关多路复用器装置的框图;
图6为根据可选实施方案的开关多路复用器装置的框图;
图7描绘了用于在串行结构中实施的多个开关多路复用器装置的序列执行界面;
图8为包括根据一个实施方案的开关多路复用器装置的电子数据获取系统的框图;
图9为包括根据一个实施方案的开关多路复用器装置的示例性测试系统的框图;
图10示出了使用根据一个实施方案的开关多路复用器装置与多个外部机械继电器的接口;
图11示出了使用根据另一实施方案的开关多路复用器装置与多个数字驱动器或电平转换器的接口;以及
图12示出了使用根据一个实施方案的开关多路复用器装置的控制/监测应用。
附图中主要部件的附图标记的列表
100序列执行界面
110缺省模式寄存器
112计数寄存器
114除寄存器
116指令寄存器
120缺省模式寄存器
122活跃计数寄存器
124活跃除寄存器
130图形表示
134“输出”指示器
136“输入”指示器
140“串行初始化”按钮
144“SEQ”按钮
150两个时钟周期
200用户界面
210第一序列执行界面
220第二序列执行界面
230第三序列执行界面
240第四序列执行界面
250模拟-数字转换器
252模拟-数字转换器
260用户界面按钮
300开关多路复用器装置
301嵌入式数字定序器
302序列控制寄存器
303开关控制定序器
304逐位键控器
305数据阵列存储器
306外部输入
308外部输出
316指令寄存器
318模式寄存器
320装置接口
322活跃计数寄存器
324活跃除寄存器
326预加载检测寄存器
328执行块
330逻辑模块
332源选择块
334活跃模式寄存器
336门驱动器模块
338增量块
340开关
400开关多路复用器装置
401嵌入式数字定序器
402序列控制寄存器
404逐位键控器
406外部输入
408外部输出
410缺省模式寄存器
412计数寄存器
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于英特赛尔美国股份有限公司,未经英特赛尔美国股份有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/pat/books/201210028608.6/2.html,转载请声明来源钻瓜专利网。
- 上一篇:旋转电机
- 下一篇:检验图案、图案缝合检验方法及半导体晶片