[发明专利]防止上电错误的电压输出良好信号产生电路及控制器无效
申请号: | 201210013104.7 | 申请日: | 2012-01-13 |
公开(公告)号: | CN103208983A | 公开(公告)日: | 2013-07-17 |
发明(设计)人: | 李立民;刘中唯;余仲哲;徐献松 | 申请(专利权)人: | 登丰微电子股份有限公司 |
主分类号: | H03K17/082 | 分类号: | H03K17/082;G05B19/04 |
代理公司: | 北京律诚同业知识产权代理有限公司 11006 | 代理人: | 徐金国 |
地址: | 中国台湾新北*** | 国省代码: | 中国台湾;71 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | |||
搜索关键词: | 防止 错误 电压 输出 良好 信号 产生 电路 控制器 | ||
技术领域
本发明是关于一种防止上电错误的电压输出良好信号产生电路及防止上电错误的控制器。
背景技术
在电源控制集成电路(IC,Integrated Circuit)的领域中,有些电源控制IC须去监控输出电压是否正常。当输出电压输出正常时,电源控制IC的电压输出良好(Power Good)管脚则会提供一电压输出良好信号,让系统做判断或做处理。尤其在复杂的电路系统中(例如:电脑),系统的上电和重新启动是有顺序的。请参见图1,为一电压输出良好信号PG作为下一级电路的控制器的一启动信号EN的示意图,以避免上一级的输出未稳定前下一级电路即运作可能造成的电路运作错误。请参见图2,为电压输出良好信号PG经调整后作为下一级电路的控制器的启动信号EN的示意图。有些前后级电路间有准位或时序调整的必要,通过一电平移位电路(Level Shifter),可以将电压输出良好信号PG的相位及准位调整至适合下一级控制器的启动信号EN。请再参见图3,为常见的电平移位电路的电路示意图。电压输出良好信号PG经一电阻R1及一电容C1的滤波、延迟后以控制一晶体管M1。晶体管M1和一电阻R2串联,而一晶体管M2和一电阻R3也串连,且晶体管M1和电阻R2的连接点耦接晶体管M2的栅极。当电压输出良好信号PG为高准位并持续一段时间,则电容C1上的跨压升高至足以导通晶体管M1,使晶体管M2的栅极为低准位而关断,启动信号EN也为高准位。
电源控制IC一般由于驱动能力并不足,故无法确保适当地驱动下一级电路。因此,电源控制IC一般会通过一电压输出良好信号产生电路来提升电压输出良好信号PG的驱动能力。请参见图4a,为一般常见的电压输出良好信号产生电路的电路示意图。电压输出良好信号产生电路包含串连的一电阻R4及一晶体管M5,且晶体管M5受一控制器10的控制。控制器10耦接一第一电压VDD,以接收运作所需的能量,并于所控制的一转换电路的一输出电压(未绘出)到达一预定电位时,控制晶体管M5关断。电阻R4的一端耦接一第二电压VX,另一端耦接晶体管M5的漏极。晶体管M5的源级接地而栅极耦接控制器10。当晶体管M5关断时,电压输出良好信号产生电路于电阻R4与晶体管M5的连接点产生电压输出良好信号PG。然而,电压输出良好信号PG可能会因为第一电压VDD及第二电压VX的提供顺序不同,而可能有误产生电压输出良好信号PG。请参见图4b,为图4a所示电压输出良好信号产生电路于第二电压VX、第一电压VDD的提供顺序时的波形图。第二电压VX于时间点t1被提供,而第一电压VDD于后被提供。在时间点t2,第一电压VDD升至足够高,控制器10开始运作而导通晶体管M5。在时间点t1与时间点t2之间,由于晶体管M5为关断,使得电压输出良好信号PG的准位随着第二电压VX上升,而输出错误的电压输出良好信号PG,直至于时间点t2晶体管M5导通才停止输出。于时间点t3,控制器10判断转换电路的输出电压已到达预定电位后,才关断晶体管M5以输出电压输出良好信号PG。而时间点t1到时间点t2之间的错误输出的电压输出良好信号PG,可能让根据电压输出良好信号PG启动/运作的后级电路出现运作错误的问题。
发明内容
鉴于现有技术中的上电顺序的不同,可能产生错误的电压输出良好信号的问题,本发明的目的在于提供一种防止上电错误的电压输出良好信号产生电路及控制器,通过防止上电错误电路或者修改控制器的逻辑输出为双电源,借此使电压输出良好信号产生电路不因提供给控制器以外的电压源的上电而误产生电压输出良好信号。
为达上述目的,本发明揭露了一种防止上电错误的电压输出良好信号产生电路,用以根据一控制器的控制产生一电压输出良好信号,其中控制器的一输入电源端耦接一第一输入电压。防止上电错误的电压输出良好信号产生电路包含一阻抗单元、一受控晶体管以及一防止上电错误电路。阻抗单元的一端耦接一第二输入电压。受控晶体管具有一第一输入/输出端、一第二输入/输出端以及一受控端,其中第一输入/输出端耦接阻抗单元的另一端以产生电压输出良好信号,第二输入/输出端耦接一共同电位,以及受控端耦接控制器,以根据控制器的一控制信号改变操作状态。防止上电错误电路耦接受控晶体管的受控端以及耦接晶体管的第一输入/输出端及第二输入电压其中之一,当第二输入电压早于第一输入电压提供时,防止上电错误电路使受控晶体管导通以箝制电压输出良好信号的准位低于一预定电压值。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于登丰微电子股份有限公司,未经登丰微电子股份有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/pat/books/201210013104.7/2.html,转载请声明来源钻瓜专利网。