[发明专利]用于PUCCH和PUSCH编码的方法和装置有效
申请号: | 201180049169.0 | 申请日: | 2011-10-04 |
公开(公告)号: | CN103155469B | 公开(公告)日: | 2016-11-30 |
发明(设计)人: | X·罗;J·蒙托霍;W·陈;P·加尔 | 申请(专利权)人: | 高通股份有限公司 |
主分类号: | H04L1/16 | 分类号: | H04L1/16;H04L1/18;H04L1/00 |
代理公司: | 永新专利商标代理有限公司 72002 | 代理人: | 张扬;王英 |
地址: | 美国加*** | 国省代码: | 美国;US |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | |||
搜索关键词: | 用于 pucch pusch 编码 方法 装置 | ||
相关申请的引用
本申请要求享受2010年10月4日递交的、题目为“METHOD AND APPARATUS FOR PUCCH ENCODING”的美国临时专利申请No.61/389,560,以及2011年2月14日递交的、题目为“METHOD AND APPARATUS FOR PUCCH AND PUSCH ENCODING”的美国临时专利申请No.61/442,702的利益,故以引用的方式将其并入本文。
技术领域
概括地说,本公开内容涉及通信,具体地说,本公开内容涉及无线通信系统中用于物理上行链路控制信道(PUCCH)和物理上行链路共享信道(PUSCH)编码的技术。
背景技术
无线通信网络被广泛地部署以提供诸如语音,视频,分组数据,消息,广播等各类通信内容。这些无线系统可以是能够通过共享可用的系统资源来支持多个用户的多址系统。这种多址系统的示例包括码分多址(CDMA)系统、时分多址(TDMA)系统、频分多址(FDMA)系统,正交FDMA(OFDMA)系统,以及单载波FDMA(SC-FDMA)系统。
无线通信系统可以包括若干基站,这些基站能够支持针对若干用户设备(UE)的通信。基站可以包括多个发射和/或接收天线。每个UE可以包括多个发射和/或接收天线。该UE通过PUCCH和PUSCH发送各种控制信息。在LTE-A中,引入了一种新格式(PUCCH格式3)以用于载波聚合。PUCCH格式3在每个SC-FDM符号中发送离散傅里叶变换单载波正交频分复用(DFT-S-OFDM)波形。PUCCH格式3可以利用QPSK调制携带48个编码比特。然而,尚未建立与格式3对应的控制信息比特的编码。
另外,控制信息可以在PUSCH中发送。用于控制信息的不同编码速率可以通过为其传输分配不同数量的编码符号来实现。例如,当控制信息在PUSCH中发送时,可以独立地进行用于HARQ-ACK、秩指示符(RI)和信道质量信息(CQI)的信道编码。然而,尚未建立用于超过11个比特的HARQ-ACK信息的信道编码。
发明内容
可以在上行链路物理信道上对信息比特(超过现有技术的11个比特)进行编码。信息比特可以包括将要在物理上行链路共享信道(PUSCH)或物理上行链路控制信道(PUCCH)上传送的上行链路控制信息。可以将信息比特分成两组,并且可以对这两组中的每一组进行块编码和速率匹配。在速率匹配之后,可以对两组比特进行交织以获得时隙分集。
在一个示例性方面,一种用于无线通信的方法包括:将信息比特分割成第一组信息比特和第二组信息比特,将第一组信息比特编码成第一组编码比特,将第二组信息比特编码成第二组编码比特。该方法还包括:将第一组编码比特和第二组编码比特速率匹配到定义的比特数量,以生成第一组速率匹配的编码比特和第二组速率匹配的编码比特。该方法还包括:对第一组速率匹配的编码比特和第二组速率匹配的编码比特进行交织,以生成交织的编码比特组。
在另一个示例性方面,一种计算机程序产品包括:其上记录有程序代码的非临时性计算机可读存储介质。该程序代码包括:用于将信息比特分割成第一组信息比特和第二组信息比特的代码,用于将第一组信息比特编码成第一组编码比特的代码,用于将第二组信息比特编码成第二组编码比特的代码,用于将第一组编码比特和第二组编码比特速率匹配到确定的比特数量的代码,以及用于对第一组编码比特和第二组编码比特进行交织以生成交织的编码比特组的代码。
在另一个示例性方面,一种配置用于无线通信的装置包括:耦合到存储器的至少一个处理器。该处理器被配置为:将信息比特分割成第一组信息比特和第二组信息比特,将第一组信息比特编码成第一组编码比特,将第二组信息比特编码成第二组编码比特,将第一组编码比特和第二组编码比特速率匹配到确定的比特数量,以及对第一组编码比特和第二组编码比特进行交织以生成交织的编码比特组。
在另一个示例性方面,一种用于无线通信的装置包括:用于将信息比特分割成第一组信息比特和第二组信息比特的单元,用于将第一组信息比特编码成第一组编码比特的单元,用于将第二组信息比特编码成第二组编码比特的单元,用于将第一组编码比特和第二组编码比特速率匹配到定义的比特数量,以生成第一组速率匹配的编码比特和第二组速率匹配的编码比特的单元,以及用于对第一组速率匹配的编码比特和第二组速率匹配的编码比特进行交织以生成交织的编码比特组的单元。
下面进一步详细描述本公开内容的各个方面和特征。
附图说明
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于高通股份有限公司,未经高通股份有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/pat/books/201180049169.0/2.html,转载请声明来源钻瓜专利网。