[发明专利]存储器设备和主机设备无效
申请号: | 201180005124.3 | 申请日: | 2011-01-27 |
公开(公告)号: | CN102687125A | 公开(公告)日: | 2012-09-19 |
发明(设计)人: | 藤本曜久 | 申请(专利权)人: | 株式会社东芝 |
主分类号: | G06F12/00 | 分类号: | G06F12/00;G06F3/08;G06F13/38;G06K17/00;G06K19/07 |
代理公司: | 北京市中咨律师事务所 11247 | 代理人: | 杨晓光;于静 |
地址: | 日本*** | 国省代码: | 日本;JP |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | |||
搜索关键词: | 存储器 设备 主机 | ||
相关申请的交叉引用
本申请基于且要求2010年1月27日提交的序号为2010-015950和2010年8月23日提交的序号为2010-186481的在先日本专利申请的优先权的权益;通过引用将上述两个日本专利申请的全部内容并入到本文中。
技术领域
本文中描述的实施例涉及存储器设备和主机设备。
背景技术
目前,使用其中利用非易失性半导体存储器(例如闪速存储器)的存储器设备作为用于音乐数据和视频数据的记录介质。
附图说明
图1示例了根据本发明的第一实施例的主机设备和存储器卡(memory card)的功能块;
图2示例了第一实施例的流控制器;
图3示例了存储器卡中的寄存器;
图4示例了存储器卡的存储器空间的配置;
图5示例了由主机认出的存储区域和存储器卡的存储区域;
图6示例了存储器卡中的地址比较单元;
图7示例了第一实施例的命令的实例;
图8示例了在第一实施例中顺序写入控制命令以及随后发送或接收的信号;
图9示例了随机写入模式下存储器卡和主机设备的一种状态;
图10示例了在图9的状态之后的状态;
图11示例了在图10的状态之后的状态;
图12示例了在第一实施例中从主机发送到存储器卡的命令;
图13示例了在顺序写入模式下存储器卡和主机的一种状态;
图14示例了在图13的状态之后的状态;
图15示例了在图14的状态之后的状态;
图16示例了在图15的状态之后的状态;
图17示例了在图16的状态之后的状态;
图18示例了在图17的状态之后的状态;
图19示例了在图18的状态之后的状态;
图20示例了在图19的状态之后的状态;
图21示例了在图20的状态之后的状态;
图22示例了在图21的状态之后的状态;
图23示例了在图22的状态之后的状态;
图24示例了在图23的状态之后的状态;
图25示例了在图24的状态之后的状态;
图26示例了在图25的状态之后的状态;
图27示例了在图26的状态之后的状态;
图28示例了在图27的状态之后的状态;
图29示例了提供四个AU缓冲区(buffer)的状态;
图30示例了在数据读取期间存储器卡和主机设备的一种状态;
图31示例了在图30的状态之后的状态;
图32示例了在图31的状态之后的状态;
图33示例了在本发明的第二实施例中在数据读取期间存储器卡和主机的一种状态;
图34示例了在图33的状态之后的状态;
图35示例了根据本发明的第三实施例的命令的实例;
图36示例了第三实施例中顺序写入控制命令以及随后发送或接收的信号;
图37示例了第三实施例中顺序写入控制命令以及随后发送或接收的信号;
图38示例了第三实施例中顺序写入控制命令以及随后发送或接收的信号;
图39示例了第三实施例的存储器卡的模式状态转变;
图40示例了第三实施例的存储器卡中的寄存器的实例;以及
图41示例了第三实施例中从主机发送到存储器卡的命令。
具体实施方式
通常,对存储器进行控制的控制器被并入到存储器设备中。控制器提供指令以在闪速存储器的未写入的存储区域中写入逻辑地址被分配给的数据。从存储器设备所插入的主机的文件系统请求该写入指令。控制器还管理由文件系统分配给数据的逻辑地址与存储该数据的闪速存储器的存储区域的位置之间的关系。将NAND闪速存储器引用作为在存储器设备中使用的闪速存储器的典型实例。
用户可能想要通过主机设备了解存储器设备的性能。性能的实例包括存储器设备的记录速度、记录所需要的时间以及可记录的时间。例如,KOKAI公开号为2006-178923的日本专利申请公开了预测这样的性能的技术。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于株式会社东芝,未经株式会社东芝许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/pat/books/201180005124.3/2.html,转载请声明来源钻瓜专利网。
- 上一篇:作业工具
- 下一篇:测量散装物料的装置和方法