[实用新型]一种块存储保护电路有效

专利信息
申请号: 201120573141.4 申请日: 2011-12-31
公开(公告)号: CN202486769U 公开(公告)日: 2012-10-10
发明(设计)人: 蔡晓峰 申请(专利权)人: 深圳市凌启电子有限公司
主分类号: G06F12/16 分类号: G06F12/16
代理公司: 深圳市深佳知识产权代理事务所(普通合伙) 44285 代理人: 唐华明
地址: 518057 广东省深圳市南山区高*** 国省代码: 广东;44
权利要求书: 查看更多 说明书: 查看更多
摘要:
搜索关键词: 一种 存储 保护 电路
【说明书】:

技术领域

发明涉及块存储技术领域,尤其是涉及一种块存储保护电路。

背景技术

如今,ARM(Advanced RISC Machines),MIPS (Million Instructions Per Second),X86等越来越多的嵌入式系统,其内部基本都不含只读存储器(ROM,Read-Only Memory),需要外加非易失设备来保存启动代码。目前的操作系统越来越复杂,代码量越来越大。与之对应,所需的存贮设备,其容量要求也越来越高。其中,电可擦可编程只读存储器(EEPROM,Electrically Erasable Programmable Read-Only Memory),是一种掉电后数据不丢失的存储芯片,单纯的EEPROM比较难做到大容量,而且写速度太慢,不适合批量使用。

于是非易失闪存FLASH渐渐成为一个主流,NOR Flash和NAND Flash是现在市场上两种主要的非易失闪存技术。但是大容量的NOR FLASH价格昂贵,不适合目前的市场竟争;NAND FLASH容量大,价格便宜,并且使用广泛,但是NAND FLASH有一个缺点,程序易丢失。很多厂家对此深感烦脑。为此NAND FLASH厂商,在制造NAND FLASH时,就预留了一个PIN脚,写保护脚WP(Write Protect),当此PIN脚为低电平时,不可以对NAND FLASH进行写操作,从而保护内部的内容不被破坏。

为了使NAND FLASH程序不丢失,同时要对NAND FLASH可写,目前通常都会由中央处理器(CPU,Central Processing Unit)对NAND FLASH的写保护脚进行控制,以达到在不希望更改NAND FLASH内容时,对其内容进行保护,具体使用如图1:

采用如1所示的方案,一般情况下,可以对NAND FLASH进行保护,但是至少有两种情况,无法保护NAND FLASH。

1、Vcc1突然掉电,此时WP引脚上的电压会由高慢慢变低,在变低的过程中,如果数据线上有数据,就会造成NAND FLASH数据的损坏。

2、复位RESET信号发生作用时,CPU处于不可控状态,此时WP有可能为高电平,数据线同样有可能会造成内部数据的损坏。

实用新型内容

本实用新型实施例提供了一种块存储保护电路,用于在突然掉电,或CPU处于不可知状态时,保证了块存储器件内部的内容不被损坏。

一种块存储保护电路,包括:

复位模块和电压检测模块;

复位模块将控制器的复位引脚与块存储器件的写保护引脚相连接,用于当控制器复位时,控制块存储器件的写保护引脚为低电平;

电压检测模块连接于控制器的电源引脚与块存储器件的写保护引脚之间,用于当检测到控制器的电源引脚电压低于预设阀值时,控制块存储器件的写保护引脚为低电平。

从以上技术方案可以看出,本实用新型实施例提供的一种块存储保护电路具有以下优点:在突然掉电,或CPU处于不可知状态时,控制块存储器件的写保护引脚一直为低电平,保证了其内部的内容不被损坏。

附图说明

为了更清楚地说明本实用新型实施例的技术方案,下面将对实施例描述所需要使用的附图作简单地介绍,显而易见地,下面描述中的附图仅仅是本实用新型的一些实施例,对于本领域普通技术人员来讲,在不付出创造性劳动的前提下,还可以根据这些附图获得其他的附图。

图1为现有技术中的一种块存储保护电路;

图2为本实用新型实施例提供的一种块存储保护电路。

具体实施方式

本实用新型实施例提供了一种块存储保护电路,用于在突然掉电,或CPU处于不可知状态时,保证了块存储器件内部的内容不被损坏。

下面将结合本实用新型实施例中的附图,对本实用新型实施例中的技术方案进行清楚、完整地描述,显然,所描述的实施例仅仅是本实用新型一部分实施例,而不是全部的实施例。基于本实用新型中的实施例,本领域普通技术人员在没有作出创造性劳动前提下所获得的所有其它实施例,都属于本实用新型保护的范围。

以下分别进行详细说明。

本实用新型实施例提供了一种块存储保护电路,请参见图2,包括:

复位模块10和电压检测模块20;

复位模块10将控制器30的复位引脚与块存储器件40的写保护引脚相连接,用于当控制器30复位时,控制块存储器件40的写保护引脚为低电平;

下载完整专利技术内容需要扣除积分,VIP会员可以免费下载。

该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于深圳市凌启电子有限公司,未经深圳市凌启电子有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服

本文链接:http://www.vipzhuanli.com/pat/books/201120573141.4/2.html,转载请声明来源钻瓜专利网。

×

专利文献下载

说明:

1、专利原文基于中国国家知识产权局专利说明书;

2、支持发明专利 、实用新型专利、外观设计专利(升级中);

3、专利数据每周两次同步更新,支持Adobe PDF格式;

4、内容包括专利技术的结构示意图流程工艺图技术构造图

5、已全新升级为极速版,下载速度显著提升!欢迎使用!

请您登陆后,进行下载,点击【登陆】 【注册】

关于我们 寻求报道 投稿须知 广告合作 版权声明 网站地图 友情链接 企业标识 联系我们

钻瓜专利网在线咨询

周一至周五 9:00-18:00

咨询在线客服咨询在线客服
tel code back_top