[实用新型]电力系统时间同步装置有效

专利信息
申请号: 201120551736.X 申请日: 2011-12-26
公开(公告)号: CN202383440U 公开(公告)日: 2012-08-15
发明(设计)人: 逮飞;宋仁杰;温聊梅;王美芳 申请(专利权)人: 山东中瑞电气有限公司
主分类号: G04G7/00 分类号: G04G7/00
代理公司: 青岛发思特专利商标代理有限公司 37212 代理人: 耿霞
地址: 255086 山东省淄博市高新*** 国省代码: 山东;37
权利要求书: 查看更多 说明书: 查看更多
摘要:
搜索关键词: 电力系统 时间 同步 装置
【说明书】:

技术领域

实用新型提供一种电力系统时间同步装置用守时电路装置,属于微机自动化监测控制技术领域。 

背景技术

现代化的发电厂、变电站离不开时间同步系统的应用,随着社会的发展,电力系统必然越来越现代化,电力系统时间同步装置的应用必然越来越多。电力系统时间同步装置目前采用GPS和北斗为信号源,两者失效时需要一个高精度的守时电路将电力系统时间同步装置已校准的标准时间保持下去。 

实用新型内容

本实用新型的目的是提供一种能克服上述缺陷、把接收到的全球卫星定位系统(GPS)时间、北斗时间精确的转换为用于电力、通信、化工等设备的对时信号的电力系统用时间同步装置。其技术方案为: 

一种电力系统用时间同步装置,其特征在于:包括FPGA逻辑芯片、恒温晶振和两根天线,其中FPGA逻辑芯片的第59脚作为时钟信号输入端接恒温晶振,第87脚为校正后的PPS信号输出端,第98脚、99脚对应连接北斗时钟源的PPS_BD信号和GPS时钟源的PPS_GPS信号。 

其工作原理为:两天线将接收的PPS_BD信号和PPS_GPS信号传给FPGA逻辑芯片,当卫星有效时,FPGA逻辑芯片利用卫星的PPS校正恒温晶振,当卫星失效时,恒温晶振为时间信号源,由FPGA逻辑芯片输出高精度的PPS信号。 

本实用新型与现有技术相比,其优点在于:利用FPGA逻辑芯片和恒温晶振组成守时电路,能够输出高精度PPS信号,工作性能优良。 

附图说明

图1是本实用新型实施例的电路图。 

图中:1、FPGA逻辑芯片  2、恒温晶振  3、天线。 

具体实施方式

在图1所示的实施例中:FPGA逻辑芯片1的第59脚作为时钟信号输入端接恒温晶振2,第87脚为校正后的PPS信号输出端,第98脚、99脚经天线3对应连接北斗时钟源的PPS_BD信号和GPS时钟源的PPS_GPS信号。 

下载完整专利技术内容需要扣除积分,VIP会员可以免费下载。

该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于山东中瑞电气有限公司,未经山东中瑞电气有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服

本文链接:http://www.vipzhuanli.com/pat/books/201120551736.X/2.html,转载请声明来源钻瓜专利网。

×

专利文献下载

说明:

1、专利原文基于中国国家知识产权局专利说明书;

2、支持发明专利 、实用新型专利、外观设计专利(升级中);

3、专利数据每周两次同步更新,支持Adobe PDF格式;

4、内容包括专利技术的结构示意图流程工艺图技术构造图

5、已全新升级为极速版,下载速度显著提升!欢迎使用!

请您登陆后,进行下载,点击【登陆】 【注册】

关于我们 寻求报道 投稿须知 广告合作 版权声明 网站地图 友情链接 企业标识 联系我们

钻瓜专利网在线咨询

周一至周五 9:00-18:00

咨询在线客服咨询在线客服
tel code back_top