[实用新型]圆片级柱状凸点封装结构有效
申请号: | 201120535131.1 | 申请日: | 2011-12-19 |
公开(公告)号: | CN202473905U | 公开(公告)日: | 2012-10-03 |
发明(设计)人: | 丁万春 | 申请(专利权)人: | 南通富士通微电子股份有限公司 |
主分类号: | H01L23/498 | 分类号: | H01L23/498 |
代理公司: | 北京市惠诚律师事务所 11353 | 代理人: | 雷志刚;潘士霖 |
地址: | 226006 江*** | 国省代码: | 江苏;32 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | |||
搜索关键词: | 圆片级 柱状 封装 结构 | ||
技术领域
本发明涉及半导体器件封装领域,尤其涉及圆片级尺寸封装(Wafer Level chip Scale Package,WLCSP)的封装结构。
背景技术
近年来,由于芯片的微电路制作朝向高集成度发展,因此,其芯片封装也需向高功率、高密度、轻薄与微小化的方向发展。芯片封装就是芯片制造完成后,以塑胶或陶磁等材料,将芯片包在其中,以达保护芯片,使芯片不受外界水汽及机械性损害。芯片封装主要的功能分别有电能传送(Power Distribution)、信号传送(Signal Distribution)、热的散失(Heat Dissipation)与保护支持(Protection and Support)。
由于现今电子产品的要求是轻薄短小及高集成度,因此会使得集成电路制作微细化,造成芯片内包含的逻辑线路增加,而进一步使得芯片I/O(input/output)脚数增加,而为配合这些需求,产生了许多不同的封装方式,例如,球栅阵列封装(Ball grid array,BGA)、芯片尺寸封装(Chip Scale Package,CSP)、多芯片模块封装(Multi Chip Module package,MCM package)、倒装式封装(Flip Chip Package)、卷带式封装(Tape Carrier Package,TCP)及圆片级封装(Wafer Level Package,WLP)等。
不论以何种形式的封装方法,大部分的封装方法都是将圆片分离成独立的芯片后再完成封装的程序。而圆片级封装是半导体封装方法中的一个趋势,圆片级封装以整片圆片为封装对象,因而封装与测试均需在尚未切割圆片的 前完成,是一种高度整合的封装技术,如此可省下填胶、组装、黏晶与打线等制作,因此可以大量降低人工成本和缩短制造时间。
申请号为200410049093.3的中国专利介绍了一种焊料凸点的形成方法。图1A-图1F为现有焊料凸点形成过程示意图。如图1A所示,焊盘104的衬底102上形成一层钝化层106。然后,在焊盘104的钝化层106表面相继淀积一层耐热金属层108(通常为铬Cr或钛Ti)和金属侵润层110(通常为铜Cu),如图1B所示。然后涂布光刻胶112并图案化光刻胶在焊盘相应位置形成开口114,如图1C所示。接着,如图1D所示,在开口114中填充材料为锡(Sn)或锡银(SnAg)的焊料,去除光刻胶112后便形成了如图1E所示的蘑菇型焊料凸点120。之后蚀刻耐热金属层108和金属侵润层110,最后通过端电极回流工艺将焊料凸点熔成如图1F所示的球型焊料凸点120。
现有技术形成的圆片级封装过程中,由于焊料凸点材料直接与金属侵润层接触,金属侵润层的铜极易扩散到焊料凸点的锡中形成铜锡合金,影响焊接质量。同时,在金属侵润层上形成焊料之前,裸露的侵润层容易氧化而使后续的形成的焊料凸点性能及可靠性降低。
实用新型内容
本实用新型解决的问题是提供一种圆片级柱状凸点封装结构,防止芯片电性能及可靠性降低。
为解决上述问题,本实用新型提供一种圆片级柱状凸点封装结构,包括芯片、连接层和焊料凸点;所述芯片的上表面设有焊盘和钝化层,所述钝化层覆于芯片焊盘以外的上表面;所述连接层的底部置于芯片的焊盘上,连接层的顶部设有焊料凸点;所述连接层自底部往上依次包括耐热金属层、金属侵润层、附着层和阻挡层;所述附着层的材料为铜,所述阻挡层的材料为镍。
可选地,所述耐热金属层的材料是钛、铬或钽。
可选地,所述金属侵润层的材料是铜、铝或镍。
可选地,所述附着层的材料是铜。
可选地,所述铜附着层的厚度是5-60μm。
可选地,所述阻挡层的材料是镍。
可选地,所述镍阻挡层的厚度是1.5-3μm。
可选地,所述阻挡层上形成有焊料膏,所述焊料膏的材质是纯锡或锡合金。
可选地,所述焊料膏的厚度是5-70μm。
附着层(Cu)在空间上提供一个足够的物质空间,使焊料凸点能够牢固地置于附着层上而不会偏离;也正因为附着层的柱状结构使得焊料凸点的尺寸得以缩小,在保证最终产品焊接过程中物理连接可靠度的前提下,提升了单位空间内的功能输出端口数,更能满足芯片焊盘密间距、功能输出多的封装需求。
厚度适宜的阻挡层(Ni)一方面能够避免自身因扩散效应和消失,进而有效地阻止焊料和金属侵润层之间因金属间化合物的形成而产生的孔隙;同时又不至于因镍阻挡层过厚而导致电阻率上升而影响产品的电热性能。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于南通富士通微电子股份有限公司,未经南通富士通微电子股份有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/pat/books/201120535131.1/2.html,转载请声明来源钻瓜专利网。
- 上一篇:漆包线涂漆模具的清洁装置
- 下一篇:集智节能回风炉