[实用新型]半导体晶圆及封装构造有效
| 申请号: | 201120475043.7 | 申请日: | 2011-11-24 |
| 公开(公告)号: | CN202394957U | 公开(公告)日: | 2012-08-22 |
| 发明(设计)人: | 方仁广 | 申请(专利权)人: | 日月光半导体(上海)股份有限公司 |
| 主分类号: | H01L23/528 | 分类号: | H01L23/528;H01L23/522 |
| 代理公司: | 上海翼胜专利商标事务所(普通合伙) 31218 | 代理人: | 翟羽 |
| 地址: | 201203 上海市浦*** | 国省代码: | 上海;31 |
| 权利要求书: | 查看更多 | 说明书: | 查看更多 |
| 摘要: | |||
| 搜索关键词: | 半导体 封装 构造 | ||
技术领域
本实用新型涉及一种半导体晶圆及封装构造,特别是有关于一种具有双面电路布局及重布线层的半导体晶圆以及具有由此半导体晶圆切割出的双面电路芯片的封装构造。
背景技术
现今,半导体封装产业为了满足各种高密度封装的需求,逐渐发展出各种不同型式的封装构造,其中各种不同的系统封装(system in package,SIP)设计概念常用于架构高密度封装构造。一般而言,系统封装可分为多芯片模块(multi chip module,MCM)、封装体上堆叠封装体(package on package,POP)及封装体内堆叠封装体(package in package,PIP)等。所述多芯片模块(MCM)是指在同一基板上布设数个芯片,在设置芯片后,再利用同一封装胶体包埋所有芯片,且依芯片排列方式又可将其细分为堆叠芯片(stacked die)封装或并列芯片(side-by-side)封装。再者,所述封装体上堆叠封装体(POP)的构造是指先完成一具有基板的第一封装体,接着再于第一封装体的封装胶体上表面堆叠另一完整的第二封装体,第二封装体会透过适当的转接元件电性连接至第一封装体的基板上,因而成为一复合封装构造。相较之下,所述封装体内堆叠封装体(PIP)的构造则是更进一步利用另一封装胶体将第二封装体、转接元件及第一封装体的原封装胶体等一起包埋固定在第一封装体的基板上,因而成为一复合封装构造。
举例来说,请参照图1所示,其揭示一种现有具堆叠芯片的封装构造,其包含一封装基板11、一第一芯片12、一第二芯片13、数条第一导线14及数条第二导线15。所述封装基板11依序承载所述第一芯片12及第二芯片13,其中所述第一芯片12例如为中央处理单元(CPU)的芯片,所述第二芯片13例如为适当规格的记忆体芯片(如DRAM或FLASH)。所述第一芯片12的有源表面朝上,及其背面朝下且贴附于所述封装基板11上;所述第二芯片13的有源表面朝上,及其背面朝下且贴附于所述第一芯片12的有源表面上。所述第一芯片12及所述第二芯片13分别通过所述第一导线14及第二导线15电性连接所述封装基板11。
再者,请参照图2所示,其揭示另一种现有多芯片的封装构造,其包含一导线架21、一第一芯片22、一第二芯片23、数条第一导线24及数条第二导线25。所述导线架21具有一芯片承座211、数根第一引脚212及数根第二引脚213,其中所述第一引脚212及第二引脚213交错排列在所述芯片承座211的至少两侧。所述第一芯片22例如为中央处理单元(CPU)的芯片,所述第二芯片23例如为适当规格的记忆体芯片(如DRAM或FLASH)。所述第一芯片22的有源表面朝下,及其背面朝上且贴附于所述芯片承座211的下表面;所述第二芯片23的有源表面朝上,及其背面朝下且贴附于所述芯片承座211的上表面。所述第一芯片22及所述第二芯片23分别通过所述第一导线24及第二导线25电性连接所述第一引脚212及第二引脚213。
虽然,图1或2的封装构造可以将两个或以上的芯片整合在同一封装构造中,但其包含的每一芯片实际上皆仅在单一表面(有源表面)上形成电路,至于各芯片的另一表面(背面)并不具有功能性电路。因此,在芯片等级上,要使每一芯片的有源表面再进一步提高电路布局密度并不容易,例如可能受限于晶圆的0.09或0.13微米电路制造技术。另外,在封装构造等级上,要使单一封装构造包含多个芯片并再进一步减少其体积或再进一步提高电路布局密度同样也不容易,例如多个芯片将占用颇多基板或导线架的空间,或必需使用颇多的金线、铜线或锡凸块,其也会占用不少的有限封装空间。结果,目前封装产业已无法再设计出比多芯片封装构造具有更高电路布局密度的封装设计。
故,有必要提供一种半导体晶圆及封装构造,以解决现有技术所存在的问题。
实用新型内容
有鉴于此,本实用新型提供一种半导体晶圆及封装构造,以解决现有多芯片封装技术所存在的再进一步提高电路布局密度的技术问题。
本实用新型的主要目的在于提供一种半导体晶圆及封装构造,其首先制作出具有双面电路布局及重布线层的半导体晶圆,接着再由重新布置排列位置的半导体晶圆切割出双面电路芯片,因此确实能利用双面电路芯片来增加芯片本身的电路层数及提高封装构造的整体电路布局密度,并进而使整个封装构造的体积能顺利实现轻薄短小化。
为达成本实用新型的前述目的,本实用新型提供一种半导体晶圆,其中所述半导体晶圆包含:
数个双面电路芯片,具有一第一表面电路层及一第二表面电路层;
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于日月光半导体(上海)股份有限公司,未经日月光半导体(上海)股份有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/pat/books/201120475043.7/2.html,转载请声明来源钻瓜专利网。





