[实用新型]一种快速数字锁相合成器有效
申请号: | 201120438826.8 | 申请日: | 2011-11-09 |
公开(公告)号: | CN202282774U | 公开(公告)日: | 2012-06-20 |
发明(设计)人: | 周开斌;鞠莉萍 | 申请(专利权)人: | 成都创新达微波电子有限公司 |
主分类号: | H03L7/08 | 分类号: | H03L7/08;H03L7/099 |
代理公司: | 暂无信息 | 代理人: | 暂无信息 |
地址: | 610041 *** | 国省代码: | 四川;51 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | |||
搜索关键词: | 一种 快速 数字 相合 成器 | ||
技术领域
本实用新型涉及数字锁相环快速锁定技术领域,具体涉及一种快速数字锁相合成器。
背景技术
数字锁相环因电路简洁、相位稳定、噪声低、频谱纯度高、频率变换灵活、成本低、易集成等优点,在雷达、电子侦察与对抗系统的频率合成器领域中广泛采用。目前采用硬件实现的数字锁相环一般需要一个比所需锁定信号的频率高很多的高频时钟作为参考频率,其基本思路是利用高频时钟来锁相,高频时钟的频率决定锁相的精度,锁定后两个时钟信号的相位差最大为高频时钟信号周期,但是由于锁相环是反馈控制系统,其环路带宽是决定环路捕捉时间的主要因素,环路带宽越宽环路锁定越快,环路带宽越窄环路锁定越慢,环路锁定时间与环路噪声的最佳过滤是矛盾的。
实用新型内容
本实用新型所要解决的问题是如何提供一种快速数字锁相合成器,其具有电路结构简单,功耗低和较高的工程实用价值。当有信号输入时,其能够实现快捕、精跟及有效的解决环路快速锁定与噪声最佳过滤之间的矛盾。
为达到上述发明目的,本实用新型所采用的技术方案为:一种快速数字锁相合成器,其特征在于:包括基准源、数字鉴频鉴相器、选择开关、环路滤波器、压控振荡器和环路分频器;所述数字鉴频鉴相器的输入端连接基准源和环路分频器的输出端,数字鉴频鉴相器输出端与选择开关连接;所述环路滤波器的输入端连接选择开关,输出端连接压控振荡器的输入端,压控振荡器的输出端连接环路分频器输入端。
按照本实用新型所提供的快速数字锁相合成器,所述环路滤波器包括电阻R2、电阻R3、电容C、电阻R1、三极管和电阻R4组成;所述电阻R2、电阻R3和电容C顺序连接后与三极管的基极连接;所述电阻R1与三极管的发射极连接;所述电阻R4一端连接三极管的集电极,一端接地;所述R2的阻值大于所述R1的阻值。
本实用新型通过判断数字鉴频鉴相器的基准源和反馈信号的相位同步状态,对环路带宽进行选择控制,当基准源信号相位与反馈信号非同步时,环路为宽带,环路为快捕模式;当基准源信号相位与反馈信号同步时,环路为窄带,环路为噪声最佳过滤模式。该快速数字锁相合成器通过数字鉴频鉴相器自身的锁定指示(相位同步状态)对环路滤波器的工作状态进行自适应选择,实现快捕、精跟,解决环路快速锁定与噪声最佳过滤之间的矛盾。
综上所述,本实用新型所提供的快速数字锁相合成器主要应用于锁相合成器的快速锁定系统中,可广泛应用于捷变频雷达、电子侦察与对抗,无线通讯与管理中,能够有效的解决环路快速锁定与噪声最佳过滤之间的矛盾,其具有电路简洁、相位稳定、噪声低、功耗低、生成成本低和显著缩短锁具的锁定时间等优点。
附图说明
图1为快速数字锁相合成器的电路图。
其中,1、基准源;2、数字鉴频鉴相器;3、选择开关;4、环路滤波器;5、压控振荡器;6、环路分频器。
具体实施方式
下面结合附图对本实用新型的具体实施方式进行详细地描述:
如图所示,该快速数字锁相合成器包括基准源1、数字鉴频鉴相器2、选择开关3、环路滤波器4、压控振荡器5和环路分频器6;所述数字鉴频鉴相器2的输入端连接环路分频器6的输出端和基准源1,数字鉴频鉴相器2的输出端与选择开关3连接;所述环路滤波器4的输入端连接选择开关3,环路滤波器4的输出端连接压控振荡器5的输入端,压控振荡器5的输出端连接环路分频器6输入端。
按照本实用新型所提供的快速数字锁相合成器,所述环路滤波器4包括电阻R2、电阻R3、电容C、电阻R1、三极管和电阻R4;所述电阻R2、电阻R3和电容C顺序连接后与三极管的基极连接;所述电阻R1与三极管的发射极连接;所述电阻R4一端连接三极管的集电极,一端接地;所述电阻R2的阻值大于电阻R1的阻值。
快速数字锁相合成器的基准源1为数字鉴频鉴相器2提供频率和相位参考,数字鉴频鉴相器2对基准源1和环路分频器6信号进行鉴频鉴相,其差拍信号通过环路滤波器4对信号进行滤波,然后对压控振荡器5的频率和相位进行控制,数字鉴频鉴相器2的输出通过环路滤波器4实现环路的动态捕捉和环路噪声的最佳过滤,选择开关3根据数字鉴频鉴相器2的锁定指示信号对环路滤波器4的电阻参数进行选择控制,环路分频器6对压控振荡器5的频率进行N次分频,保证环路锁定时,压控振荡器5的频率等于基准源的N倍,同时相位同步。
本实用新型的工作流程分两个部分,即:1、环路快锁状态,为环路动态过程;2、噪声最佳过滤状态,为环路静态状态。下面对快速数字锁相合成器工作流程的两部分做具体的描述:
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于成都创新达微波电子有限公司,未经成都创新达微波电子有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/pat/books/201120438826.8/2.html,转载请声明来源钻瓜专利网。