[实用新型]基于FPGA 的高速信号采集与数据缓存系统有效
| 申请号: | 201120334988.7 | 申请日: | 2011-09-08 |
| 公开(公告)号: | CN202230480U | 公开(公告)日: | 2012-05-23 |
| 发明(设计)人: | 彭攀;张振兴;王岗;王天祥 | 申请(专利权)人: | 中国西电电气股份有限公司 |
| 主分类号: | G06F17/40 | 分类号: | G06F17/40;G01R19/25 |
| 代理公司: | 西安通大专利代理有限责任公司 61200 | 代理人: | 田洲 |
| 地址: | 710075*** | 国省代码: | 陕西;61 |
| 权利要求书: | 查看更多 | 说明书: | 查看更多 |
| 摘要: | |||
| 搜索关键词: | 基于 fpga 高速 信号 采集 数据 缓存 系统 | ||
1.一种基于FPGA的高速信号采集与数据缓存系统,其特征在于,包括模拟量采集单元、信号处理单元、FPGA处理单元和SRAM缓存单元;所述FPGA处理单元连接所述模拟量采集单元、信号处理单元和SRAM缓存单元。
2.如权利要求1所述的基于FPGA高速信号采集与数据缓存模块,其特征在于,所述模拟量采集单元包括依次连接的输入阻抗变换模块、电压跟随器、输出阻抗变换模块和高速A/D转换芯片;所述高速A/D转换芯片连接所述FPGA处理单元。
3.如权利要求2所述的基于FPGA高速信号采集与数据缓存模块,其特征在于,所述高速A/D转换芯片为MAX1104X系列A/D转换芯片。
4.如权利要求2或3所述的基于FPGA高速信号采集与数据缓存模块,其特征在于,所述模拟量采集单元还包括连接所述输入阻抗变换模块的求有效值芯片AD536。
5.如权利要求4所述的基于FPGA高速信号采集与数据缓存模块,其特征在于,所述基于FPGA的高速信号采集与数据缓存系统还包括连接所述FPGA处理单元的上位机。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于中国西电电气股份有限公司,未经中国西电电气股份有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/pat/books/201120334988.7/1.html,转载请声明来源钻瓜专利网。
- 上一篇:门禁读卡器
- 下一篇:双面触控面板及移动终端





