[实用新型]一种使用FPGA实现SDI视频内容分析和监测的设备有效

专利信息
申请号: 201120152600.1 申请日: 2011-05-13
公开(公告)号: CN202059520U 公开(公告)日: 2011-11-30
发明(设计)人: 惠新标;顾樑;曹毅;陈立德;孙维东;吕家瑜 申请(专利权)人: 上海风格信息技术有限公司;上海风格软件有限公司;无锡风格软件有限公司
主分类号: H04N17/00 分类号: H04N17/00
代理公司: 上海世贸专利代理有限责任公司 31128 代理人: 陈颖洁
地址: 201204 上海市浦东*** 国省代码: 上海;31
权利要求书: 查看更多 说明书: 查看更多
摘要:
搜索关键词: 一种 使用 fpga 实现 sdi 视频 内容 分析 监测 设备
【说明书】:

技术领域

实用新型属于广电领域,涉及一种视频内容分析和监测方法,具体涉及一种使用FPGA实现SDI视频内容分析和监测的设备。

背景技术

近年来,随着网络带宽、计算机处理能力和存储容量的迅速提高,以及各种视频信息处理技术的出现,全程数字化、网络化的视频内容分析与监测系统的优势愈实用新型显,其高度的开放性、灵活性为视频内容分析与监测系统和设备的整体性能提升创造了必要的条件,同时也为整个广电产业的发展提供了更加广阔的发展空间,崭新的应用模式和市场机遇不断涌现,而智能视频内容分析与监测则是网络化视频监测领域最前沿的应用模式之一。

SDI数字视频信号目前已被广泛应用于数字电视的传输系统,由于SDI视频信号具有复杂的信号格式,对视频内容的分析与监测变得越来越重要。

视频分析技术近几年一直得到业界的广泛关注,其通过对视频内容的分析和监测,将客户所关注的分析内容和监测指标从监测对象中分离出来,按照分析的目标和纬度进行视频内容的分析和监测结果的展现,从而达到提高广播电视节目播出质量的目的。

传统的视频监测系统功能往往比较单一,常常要求监控人员持续监视屏幕,通过解读获得视频信息,然后做出相应的决策。但这种以人力为主、机器为辅的监控模式存在着较大的弊端,也反映了传统视频监测的局限性:运维人员长时间注视监控屏幕,造成人员疲劳和引发思想松懈,从而导致漏报警;依靠人工监控造成人力资源浪费,即使发生异常情况也可能未被发现,或发生后不能及时处理。

实用新型内容

本实用新型的目的在于提供一种使用FPGA实现SDI视频内容分析和监测的设备。

为了实现上述目的,本实用新型采用如下技术方案:一种使用FPGA实现SDI视频内容分析和监测的设备,包括信号输入端,信号输出端,FPGA,其特征在于该设备包括与信号输入端连接的均衡器,与均衡器连接的解串器,解串器与设在FPGA内的图像监测报警单元连接,图像监测报警单元还与串化器、缓存器和背板接口连接。信号输入端、信号输出端、解串器和串化器之间还设有切换电路。切换电路采用继电器,继电器第一开关的公共端与信号输入端连接,继电器第一开关的常开端与均衡器连接,继电器第一开关的常闭端与第二继电器的常闭端连接,继电器第二开关的常开端与串化器连接,继电器第二开关的公共端与信号输出端连接,继电器的控制端与FPGA连接。

本实用新型能针对SDI信号进行实时监测,有效地监测出图像层报警信息,提高监测的自动化程度和准确性,减轻监测人员的操作复杂度。本实用新型的优点在于实时监测在嵌入式系统实现,脱离服务器,因此设备外形尺寸小,稳定性增强,性价比高。

附图说明

图1为本实用新型的系统框图。

具体实施方式

下面对本实用新型进行进一步描述。

如图1所示,一种使用FPGA实现SDI视频内容分析和监测的设备,包括信号输入端SDI IN,信号输出端SDI OUT,其特征在于该设备包括与信号输入端连接的均衡器2,与均衡器2连接的解串器3,解串器3 与FPGA4内的图像监测报警单元连接,图像监测报警单元与串化器7、缓存器6和背板接口5连接。信号输入端、信号输出端、解串器和串化器之间还设有切换电路1,切换电路采用继电器,继电器第一开关的公共端与信号输入端连接,继电器第一开关的常开端与均衡器连接,继电器第一开关的常闭端与第二继电器的常闭端连接,继电器第二开关的常开端与串化器连接,继电器第二开关的公共端与信号输出端连接,继电器的控制端与图像监测报警单元连接。

如图所示,在本实用新型的一个实施例中,均衡器采用LMH0034,解串器采用LMH0041,串化器采用LMH0040,缓存器DDR2采用标准器件(可根据单板性能选择相应容量512MB,1GB,4GB);FPGA采用EP3C40;信号输入端、信号输出端采用BNC插头;背板接口采用HMF-AB25239-C01硬件接口。

均衡器LMH0034:3.3V供电,均衡器LMH0034中的CD非 Pin用于判断有无SDI信号存在,当CD非为高时,表示没有SDI信号;当CD非为低时,表示有SDI信号。该均衡器的CD非信号端直接接FPGA,当FPGA检测到无SDI信号时,将发出无信号告警给CPU。

下载完整专利技术内容需要扣除积分,VIP会员可以免费下载。

该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于上海风格信息技术有限公司;上海风格软件有限公司;无锡风格软件有限公司,未经上海风格信息技术有限公司;上海风格软件有限公司;无锡风格软件有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服

本文链接:http://www.vipzhuanli.com/pat/books/201120152600.1/2.html,转载请声明来源钻瓜专利网。

×

专利文献下载

说明:

1、专利原文基于中国国家知识产权局专利说明书;

2、支持发明专利 、实用新型专利、外观设计专利(升级中);

3、专利数据每周两次同步更新,支持Adobe PDF格式;

4、内容包括专利技术的结构示意图流程工艺图技术构造图

5、已全新升级为极速版,下载速度显著提升!欢迎使用!

请您登陆后,进行下载,点击【登陆】 【注册】

关于我们 寻求报道 投稿须知 广告合作 版权声明 网站地图 友情链接 企业标识 联系我们

钻瓜专利网在线咨询

周一至周五 9:00-18:00

咨询在线客服咨询在线客服
tel code back_top