[实用新型]一种高端服务器控制器芯片的验证板有效
申请号: | 201120063320.3 | 申请日: | 2011-03-11 |
公开(公告)号: | CN202049478U | 公开(公告)日: | 2011-11-23 |
发明(设计)人: | 李仁刚 | 申请(专利权)人: | 浪潮(北京)电子信息产业有限公司 |
主分类号: | G06F11/26 | 分类号: | G06F11/26 |
代理公司: | 北京安信方达知识产权代理有限公司 11262 | 代理人: | 栗若木;王漪 |
地址: | 100085 北京市海*** | 国省代码: | 北京;11 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | |||
搜索关键词: | 一种 高端 服务器 控制器 芯片 验证 | ||
1.一种高端服务器控制器芯片的验证板,其特征在于,包括:
第一总线、第二总线、输入端子、输出端子、用于保存待验证芯片逻辑的初始化信息的只读存储器;
各用于装载一个控制器芯片组逻辑位流的两个FPGA芯片组;
各个FPGA芯片组分别与所述第一、第二总线、只读存储器、电源相连;各组FPGA的输入端/输出端与所述输入/输出端子相连。
2.如权利要求1所述的验证板,其特征在于,还包括:
复位按钮,与各FPGA芯片组的FPGA芯片的复位引脚相连。
3.如权利要求2所述的验证板,其特征在于,所述复位按钮于包括以下任一种或任几种:
冷复位按钮、硬复位按钮、调试复位按钮、默认复位按钮、软复位按钮。
4.如权利要求1所述的验证板,其特征在于,还包括:
测试端子,与各FPGA芯片组的FPGA芯片的测试引脚相连。
5.如权利要求1所述的验证板,其特征在于,还包括:
用于对FPGA芯片的逻辑寄存器进行读写访问的串口,与各FPGA芯片组相连。
6.如权利要求1所述的验证板,其特征在于,还包括:
用于对FPGA芯片进行逻辑插入扫描链内部自测试的联合测试行为组织JTAG接口,与各FPGA芯片组相连。
7.如权利要求1所述的验证板,其特征在于,还包括:
与所述输入、输出端子连接的互连接插件。
8.如权利要求1到7中任一项所述的验证板,其特征在于,各所述FPGA芯片组包括:
第一FPGA芯片和第二FPGA芯片;
各组中的所述第一FPGA芯片与所述第一、第二总线及电源相连,输入端与所述输入端子相连,输出端与本组中的所述第二FPGA芯片的输入端级联;各组中的所述第二FPGA芯片的输出端连接至所述输出端子;
各组中的第一、第二FPGA芯片均与所述只读存储器相连,读取或保存所述初始化信息。
9.如权利要求8所述的验证板,其特征在于:
所述只读存储器为多个;各组中的第一、第二FPGA芯片分别连接到不同的只读存储器,或连接到相同的多个只读存储器。
10.如权利要求8所述的验证板,其特征在于,还包括:
用于进行时钟选择的拨码开关,与各组中的第一FPGA芯片相连。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于浪潮(北京)电子信息产业有限公司,未经浪潮(北京)电子信息产业有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/pat/books/201120063320.3/1.html,转载请声明来源钻瓜专利网。
- 上一篇:智能进餐管理系统和相应装置
- 下一篇:识别红外光信号的组合装置