[发明专利]码元同步发射的校准方法有效
申请号: | 201110449283.4 | 申请日: | 2011-12-29 |
公开(公告)号: | CN102547966A | 公开(公告)日: | 2012-07-04 |
发明(设计)人: | 王浙安;张延涛;高文俊 | 申请(专利权)人: | 协同智迅通信技术(深圳)有限公司 |
主分类号: | H04W56/00 | 分类号: | H04W56/00 |
代理公司: | 深圳冠华专利事务所(普通合伙) 44267 | 代理人: | 诸兰芬 |
地址: | 518000 广东省深圳市罗湖*** | 国省代码: | 广东;44 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | |||
搜索关键词: | 同步 发射 校准 方法 | ||
1.一种码元同步发射的校准方法,包括同播码元调制芯片和产生同播码元调制芯片的外部参考时钟源的时钟调整模块,具体依次包括如下步骤:
(1) 时钟调整模块利用系统参考时钟clk_ref对从接收到GPS的PPS信号时刻始到下一个PPS信号来临前一刻的时间段内进行计数,并将计数的数值记为cnt_1s,同时定义系统参考时钟理论上的标准频率值const_1s;
(2) 同播码元调制芯片接收到发射码元信号TX_dat时输出码元发射时钟TX_clk至时钟调整模块处,时钟调整模块利用系统参考时钟clk_ref对自PPS信号的电平上升沿时刻至码元发射时钟TX_clk在电平翻转前一刻的时间段的数值进行计数,经处理后记为cnt_rfa;
(3) 设置一个分频比例值cycle;
(4) 将定义的标准频率值const_1s与步骤(1)、步骤(2)所记录的cnt_1s及cnt_rfa进行逻辑运算:Δ=cnt_1s-const_1s+cnt_rfa,得出前一秒内的系统参考时钟偏差值;
(5) 执行偏差值Δ的累加,得出累加值:acc=acc+Δ;
(6) 设置频率比较门限bcc,判断累加值acc与频率比较门限bcc之间的关系,并对分频比例值cycle进行操作或者不操作;
(7) 根据分频比例值的数值对应产生输出信号,作为同播码元调制芯片的外部参考时钟源;
其中,步骤(1)~步骤(3)之间无先后顺序。
2.根据权利要求1所述的码元同步发射的校准方法,其特征在于:步骤(1)在保存上一个PPS信号的计数值后,且在下一个PPS信号来临前置零重新计数。
3.根据权利要求1所述的码元同步发射的校准方法,其特征在于:步骤(1)与步骤(4)之间还包括步骤a1.判断cnt_1s值是否处于标准频率值const_1s的允许偏差范围之外,如处于允许偏差范围之外则停止后续步骤,返回步骤(1)并输出系统提供参考时基无效信号;如处于允许偏差范围之内则进行后续步骤。
4.根据权利要求1所述的码元同步发射的校准方法,其特征在于:步骤(2)中对自PPS信号的电平上升沿时刻至码元发射时钟TX_clk在电平翻转前一刻的时间段的数值进行计数后记为cnt_rf,并在PPS信号电平上升沿处判断码元发射时钟TX_clk的电平高低,如电平为高则把-cnt_rf的数值赋予cnt_rfa,如电平为低则把cnt_rf的数值赋予cnt_rfa。
5.根据权利要求1所述的码元同步发射的校准方法,其特征在于:步骤(6)中对累加值acc与频率比较门限bcc之间的关系包括如下判断操作:如果acc>bcc且acc>0,则cycle值加1,acc=acc-bcc,同时返回步骤(6)重新判断;如果|acc|>bcc且acc<0,则cycle值减1,acc=acc+bcc,同时返回步骤(6)重新判断;如果|acc|<bcc,则cycle不作处理,同时进行后续步骤。
6.根据权利要求1所述的码元同步发射的校准方法,其特征在于:步骤(7)中从0~cycle值区间内的各个整数值分别对应输出信号的一个输出电平,区间内前一半的各个数值对应所述的输出信号输出低电平或输出高电平,余下部分的各个数值对应所述的输出信号输出相反的电平。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于协同智迅通信技术(深圳)有限公司,未经协同智迅通信技术(深圳)有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/pat/books/201110449283.4/1.html,转载请声明来源钻瓜专利网。
- 上一篇:一种智能防盗门
- 下一篇:一种便捷式多功能窗台装置