[发明专利]密码清除电路无效
| 申请号: | 201110408406.X | 申请日: | 2011-12-09 |
| 公开(公告)号: | CN103164007A | 公开(公告)日: | 2013-06-19 |
| 发明(设计)人: | 陈俊生;邹华 | 申请(专利权)人: | 鸿富锦精密工业(深圳)有限公司;鸿海精密工业股份有限公司 |
| 主分类号: | G06F1/24 | 分类号: | G06F1/24 |
| 代理公司: | 暂无信息 | 代理人: | 暂无信息 |
| 地址: | 518109 广东省深圳市*** | 国省代码: | 广东;44 |
| 权利要求书: | 查看更多 | 说明书: | 查看更多 |
| 摘要: | |||
| 搜索关键词: | 密码 清除 电路 | ||
技术领域
本发明涉及一种密码清除电路。
背景技术
为了保证计算机的安全,用户通常会对计算机的BIOS及CMOS设置密码以防止未授权用户更改计算机的信息。过一段时间之后,如进行计算机的BIOS升级,而此时用户却忘记了当时设置的密码,如此则需拆开机箱以对主板上的BIOS及CMOS进行手动清除密码。现有的手动清除BIOS及CMOS密码是通过跳线的方式。该BIOS及CMOS跳线均包括一底座及一键帽,该底座包括三个引脚,其中第一引脚接地、第二引脚悬空、第三引脚连接于相应的芯片上。正常情况下,该键帽插接于第二及第三引脚上,当需清除BIOS或CMOS的密码时,即将键帽安装在第一及第二引脚上即可。然而,为了清除BIOS或CMOS密码,主板上需设置两个跳线,如此对于原本就空间紧张的主板来说或多或少的增加了电路板的大小,进而增加的主板的成本。
发明内容
鉴于以上内容,有必要提供一种可降低主板成本的密码清除电路。
一种密码清除电路,用于清除位于一主板上的一BIOS芯片及CMOS芯片内所设置的密码,该密码清除电路包括:
一跳线,包括一底座及一键帽,该底座包括第一、第二、第三及第四引脚;该第一引脚悬空,第三引脚接地,第二引脚与该BIOS芯片相连,第四引脚与该CMOS芯片相连;以及
一电源电路,连接于该底座的第二及第四引脚上,还连接于BIOS芯片及CMOS芯片以为该BIOS芯片及CMOS芯片提供工作电压;
当需清除该BIOS芯片的密码时,将该键帽插接至该第二及第三引脚之间;当需清除该CMOS芯片的密码时,将该键帽插接至该第三及第四引脚之间。
上述密码清除电路用于将该跳线同时连接于该BIOS芯片及CMOS芯片的密码清除引脚,如此使得当需清除该BIOS芯片内的密码时,只需将该键帽插接至该底座的第二及第三引脚之间;当需清除该CMOS芯片内的密码时,则只需将该键帽插接至该底座的第三及第四引脚之间,如此避免了使用两个不同的跳线来分别清除该BIOS芯片或CMOS芯片的密码所带来的主板空间的浪费,从而有效地降低了主板的成本。
附图说明
图1是本发明密码清除电路的较佳实施方式的电路图。
主要元件符号说明
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于鸿富锦精密工业(深圳)有限公司;鸿海精密工业股份有限公司,未经鸿富锦精密工业(深圳)有限公司;鸿海精密工业股份有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/pat/books/201110408406.X/2.html,转载请声明来源钻瓜专利网。
- 上一篇:一种智能手机精细化图片搜索系统及方法
- 下一篇:一种动物体查找定位装置





