[发明专利]单线总线系统有效
申请号: | 201110404887.7 | 申请日: | 2011-12-01 |
公开(公告)号: | CN102591834A | 公开(公告)日: | 2012-07-18 |
发明(设计)人: | 杰恩斯·克里斯蒂安·波尔森 | 申请(专利权)人: | 捷讯研究有限公司 |
主分类号: | G06F13/40 | 分类号: | G06F13/40 |
代理公司: | 中科专利商标代理有限责任公司 11021 | 代理人: | 王玮 |
地址: | 加拿大安大*** | 国省代码: | 加拿大;CA |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | |||
搜索关键词: | 单线 总线 系统 | ||
1.一种单线总线架构,包括:
单线总线;
主控设备,与单线总线相连;
至少一个从属设备,与单线总线相连;
通信协议,在单线总线上实现,以实现所述主控设备与所述至少一个从属设备之间的通信;
其中所述单线总线在主控设备和与主控设备通信的所述至少一个从属设备中的一个从属设备之间、在一个时钟周期内传送连续时钟信号和双向数据。
2.根据权利要求1所述的单线总线架构,其中所述连续时钟信号与所述双向数据之间的定时是由所述时钟周期的前沿和后沿定义的。
3.根据权利要求2所述的单线总线架构,其中使用特有的时隙来传送所述连续时钟信号和所述双向数据。
4.根据权利要求1或3所述的单线总线架构,其中将总线信号拉高表示所述连续时钟信号的前沿。
5.根据权利要求4所述的单线总线架构,其中:
在指派给双向数据的时隙中,将总线信号拉低表示逻辑数据值“1”,而使总线信号保持不变表示逻辑数据值“0”;或者
在指派给双向数据的时隙中,将总线信号拉低表示逻辑数据值“0”,而使总线信号保持不变表示逻辑数据值“1”。
6.根据权利要求1或3所述的单线总线架构,其中将总线信号拉低表示所述连续时钟信号的前沿。
7.根据权利要求6所述的单线总线架构,其中:
在指派给双向数据的时隙中,将总线信号拉高表示逻辑数据值“1”,而使总线信号保持不变表示逻辑数据值“0”;或者
在指派给双向数据的时隙中,将总线信号拉高表示逻辑数据值“0”,而使总线信号保持不变表示逻辑数据值“1”。
8.根据前述任一权利要求所述的单线总线架构,其中所述至少一个从属设备之一是头戴式耳机。
9.根据权利要求1所述的单线系统,其中,所述主控设备驱动所述连续时钟信号,并针对双向数据时隙,使总线处于浮动或弱驱动状态。
10.根据前述任一权利要求所述的单线总线架构,其中数据帧包括控制字的集合。
11.根据权利要求10所述的单线总线架构,其中所述控制字的集合包括至少一个同步字、和用于控制附着于总线的设备的字;以及
优选地,用于同步的同步字包括常数值和伪随机部分。
12.根据权利要求10所述的单线总线架构,其中以预定顺序分别传送控制字的比特;以及
优选地,连续传送控制字的比特,并在控制字之间传送音频数据。
13.一种单线总线架构,包括:
单线总线;
主控设备,与单线总线相连;
至少一个从属设备,与单线总线相连;
其中所述主控设备和所述至少一个从属设备通过时间复用总线周期的集合来进行通信,每一个总线周期包括时钟信号部分、以及所述主控设备与所述至少一个从属设备之间的双向数据传输部分。
14.根据权利要求13所述的单线总线架构,其中部分总线周期用于传送连续时钟信号,而所述总线周期的剩余部分用于双向数据传输;以及
优选地,其中在特定时间段之后,所述主控设备或所述至少一个从属设备对时钟信号进行放电;以及
优选地,其中在总线周期内的特定时间段之后,所述主控设备或所述至少一个从属设备读取总线状态——放电状态或充电状态。
15.根据前述任一权利要求所述的单线总线,其中所述单线总线用于给从属设备供电。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于捷讯研究有限公司,未经捷讯研究有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/pat/books/201110404887.7/1.html,转载请声明来源钻瓜专利网。