[发明专利]一种用于基带处理的装置和方法有效
申请号: | 201110390672.4 | 申请日: | 2011-11-30 |
公开(公告)号: | CN103139110A | 公开(公告)日: | 2013-06-05 |
发明(设计)人: | 张电波;周代彬 | 申请(专利权)人: | 上海贝尔股份有限公司 |
主分类号: | H04L25/02 | 分类号: | H04L25/02 |
代理公司: | 北京汉昊知识产权代理事务所(普通合伙) 11370 | 代理人: | 罗朋 |
地址: | 201206 *** | 国省代码: | 上海;31 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | |||
搜索关键词: | 一种 用于 基带 处理 装置 方法 | ||
技术领域
本发明涉及通信领域,尤其涉及一种用于基带处理的装置和方法。
背景技术
软件无线电(SDR,Software-Defined Radio)用于在无线基站中实现高效的多模式基带处理方案,然而,多天线传输技术的日渐复杂以及能源预算的紧缩正在挑战该SDR模式。
通常用于基带处理的处理部件大多基于多核DSP以及大型的FPGA。如最新的基于DSP的Turbo Nyquist(TMS320C6618)系统级芯片,其包含了4个DSP核以及多个协同处理器,如Bitlevel处理器、FFT以及Turbo Decoder等,该芯片可处理20MHz的带宽以及四天线阵列。但是,采用通常的处理部件存在诸多问题:首先,采用当前通用的处理部件往往耗费的代价较高;其次,在极大程度上依赖于芯片供应商的产品发展路线及其产品要求;并且,当前通用的处理部件无法处理更复杂无线环境如LTE A、微波传输、多模式融合处理等的情况,亦无法适应此类更复杂的无线环境下的发展要求。
发明内容
本发明的目的是提供一种用于基带处理的装置和方法。
根据本发明的一个方面,提供一种复合处理装置,其中,所述复合处理装置包括由多个处理单元构成的三维胞元阵列结构,其中,每个处理单元包括四个输入端和至少一个输出端,其中,每个处理单元至少与一个处理单元相连接。
根据本发明的一个方面,还提供了一种m-ALU部件,其中,所述m-ALU部件中包含所述的复合处理装置。
根据本发明的另一个方面,提供了一种用于基带处理的立方流处理装置,所述立方流处理装置包括内部系统时钟、总线时钟、程序计数器、指令缓存装置、寄存器阵列、数据缓存、多线程调度装置、存储/下载装置、TLB和二级缓存、DMA控制器、DDR2控制器、无线IP以及通用公共无线接口界面,其中,所述立方流处理装置还包括指令获取译码装置、指令分配装置以及特殊处理装置,其中,所述特殊处理装置包括一个或多个所述的m-ALU部件,其中:
指令获取译码装置用于由指令缓存装置中获取指令并译码以获得待处理指令;
指令分配装置用于对所述待处理指令,判断其是否为特定指令,当判断为特定指令时,将该指令发送至特殊处理装置;
特殊处理装置用于当接收到待处理指令后,由该立方流处理装置的寄存器阵列中与自身对应的数据区域中获取数据,以对该数据进行处理,并将处理结果存入至该数据区域中。
根据本发明的另一个方面,还提供了一种用于基带处理的方法,所述方法基于所述的立方流处理装置来实现,其中,所述方法包括以下步骤:
-由指令缓存装置中获取指令并译码以获得待处理指令;
-对所述待处理指令,判断其是否为特定指令,当判断为特定指令时,将该指令发送至特殊处理装置;
-当接收到待处理指令后,由该立方流处理装置的寄存器阵列中与自身对应的数据区域中获取数据,以对该数据进行处理,并将处理结果存入至该数据区域中。
与现有技术相比,本发明具有以下优点:通过采用由多个处理单元组成的三维胞元阵列结构,能够极大的提高对各个指令的处理效率,尤其是对于复杂指令的处理效率能够得到的极大的提升。同时,通过采用多个G-ALU来对普通指令操作进行并行处理,一方面避免了由特殊处理装置处理所有指令而造成特殊处理装置的处理负担过重而导致无法充分发挥特殊处理装置的处理优势的情况,另一方面也进一步提高了该处理芯片的处理效率;并且根据本发明的装置可基于已有的基本部件,如FPGA或ASIC内的DSP部件来实现,从而无需依赖于供应商的产品发展方向。
附图说明
通过阅读参照以下附图所作的对非限制性实施例所作的详细描述,本发明的其它特征、目的和优点将会变得更明显:
图1为本发明一个方面的一种复合处理装置中所包含的由多个处理单元构成的三维胞元阵列的结构示意图;
图2为另一个方面的一种用于基带处理的立方流处理装置的结构示意图;
图3为本发明另一个方面的一种用于基带处理的方法流程图。
附图中相同或相似的附图标记代表相同或相似的部件。
具体实施方式
下面结合附图对本发明作进一步详细描述。
图1示意出了本发明一个方面的一种复合处理装置中所包含的由多个处理单元构成的三维胞元阵列的结构示意图。其中,所述复合处理装置包括由多个处理单元构成的三维胞元阵列结构,其中,每个处理单元包括四个输入端和至少一个输出端,其中,每个处理单元至少与一个处理单元相连接。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于上海贝尔股份有限公司,未经上海贝尔股份有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/pat/books/201110390672.4/2.html,转载请声明来源钻瓜专利网。