[发明专利]存储芯片及其数据通讯方法、耗材容器、成像设备无效
| 申请号: | 201110390670.5 | 申请日: | 2011-11-30 |
| 公开(公告)号: | CN103129151A | 公开(公告)日: | 2013-06-05 |
| 发明(设计)人: | 秦正南 | 申请(专利权)人: | 珠海天威技术开发有限公司 |
| 主分类号: | B41J2/175 | 分类号: | B41J2/175;G03G15/08 |
| 代理公司: | 珠海智专专利商标代理有限公司 44262 | 代理人: | 李谨;张中 |
| 地址: | 519060 广东省珠海*** | 国省代码: | 广东;44 |
| 权利要求书: | 查看更多 | 说明书: | 查看更多 |
| 摘要: | |||
| 搜索关键词: | 存储 芯片 及其 数据通讯 方法 耗材 容器 成像 设备 | ||
1.存储芯片,包括
存储单元,其中存储有数据;
接口单元,用于为通讯提供接口或协议;
控制单元,与所述存储单元及所述接口单元连接;
其特征在于:
数据采样时钟产生单元,分别与所述控制单元及所述接口单元连接。
2.如权利要求1所述的存储芯片,其特征在于:
所述数据采样时钟产生单元包括边沿检出电路;
所述边沿检出电路对输入的时钟信号进行处理后,输出到所述控制单元。
3. 如权利要求2所述的存储芯片,其特征在于:
所述边沿检出电路包括第一延迟反相器、第二延迟反相器、逻辑与门、逻辑或门、逻辑或非门;
所述时钟信号经过所述第一延迟反相器后输出到所述逻辑与门的第一输入端,所述时钟信号还直接输入到所述逻辑与门的第二输入端;
所述时钟信号还经过所述第二延迟反相器后输出到所述逻辑或非门的第一输入端,所述时钟信号还直接输入到所述逻辑或非门的第二输入端;
所述逻辑与门的输出端及所述逻辑或非门的输出端分别输入到所述逻辑或门的两个输入端,所述逻辑或门的输出端输出到所述控制单元。
4. 存储芯片数据通讯方法,该存储芯片包括
存储单元,其中存储有数据;
接口单元,用于为通讯提供接口或协议;
控制单元,与所述存储单元及所述接口单元连接;
其特征在于:
数据采样时钟产生单元,分别与所述控制单元及所述接口单元连接;
所述数据采样时钟产生单元对输入的时钟信号进行信号处理,在所述时钟信号的上升沿及下降沿产生采样时钟信号,然后输出到所述控制单元。
5. 耗材容器,包括壳体,所述壳体围成容纳耗材的腔体,
其特征在于:
所述壳体的外壁上安装有如权利要求1所述的存储芯片。
6.如权利要求5所述的耗材容器,其特征在于:
所述数据采样时钟产生单元包括边沿检出电路;
所述边沿检出电路对输入的时钟信号进行处理后,输出到所述控制单元。
7.成像设备,包括成像单元和耗材容器,
其特征在于:
所述耗材容器上安装有如权利要求1所述的存储芯片。
8.如权利要求7所述成像设备,其特征在于:
所述数据采样时钟产生单元包括边沿检出电路;
所述边沿检出电路对输入的时钟信号进行处理后,输出到所述控制单元。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于珠海天威技术开发有限公司,未经珠海天威技术开发有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/pat/books/201110390670.5/1.html,转载请声明来源钻瓜专利网。
- 上一篇:低摩擦系统和设备
- 下一篇:提高超级结产品良率的工艺方法





