[发明专利]一种沟槽MOS结构半导体装置及其制造方法有效
申请号: | 201110387741.6 | 申请日: | 2011-11-25 |
公开(公告)号: | CN103137688B | 公开(公告)日: | 2017-05-17 |
发明(设计)人: | 朱江;盛况 | 申请(专利权)人: | 盛况 |
主分类号: | H01L29/78 | 分类号: | H01L29/78;H01L29/06;H01L21/336 |
代理公司: | 杭州求是专利事务所有限公司33200 | 代理人: | 林超 |
地址: | 310027 浙*** | 国省代码: | 浙江;33 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | |||
搜索关键词: | 一种 沟槽 mos 结构 半导体 装置 及其 制造 方法 | ||
技术领域
本发明主要涉及到一种沟槽MOS结构半导体装置,并将超结结构引入到半导体装置中,本发明的沟槽MOS结构半导体装置是超级势垒整流器和功率MOSFET,本发明还涉及沟槽MOS结构半导体装置的制造工艺。
背景技术
具有沟槽结构和超结结构的半导体器件,已成为器件发展的重要趋势。对于功率半导体器件,不断降低导通电阻和不断提高电流密度的要求成为器件发展的重要趋势。
传统沟槽MOS器件在沟槽内壁生长有栅氧,沟槽内填充有多晶硅,沟槽边侧半导体材料依次设置有源区、体区和漏区。器件开通状态下的导通电阻主要受到漏区的漂移层电阻影响。
发明内容
本发明提供一种新型的沟槽MOS结构半导体装置,其具有低的导通电阻。
一种沟槽MOS结构半导体装置,其特征在于:包括:
衬底层,为半导体材料;漂移层,为第一传导类型的半导体材料,位于衬底层之上;体区,为第二传导类型的半导体材料,位于漂移层之上;多个沟槽,位于漂移层和体区中,沟槽侧壁表面上部有绝缘层,沟槽底部表面没有绝缘层,同时沟槽内填充有半导体材料;多个源区,为第一传导类型的半导体材料,临靠沟槽和体区。
其中所述的沟槽内填充的半导体材料可以为多晶第二传导类型的半导体材料,也可以为单晶半导体材料,且上部区域为高浓度杂质掺杂,下部区域为低浓度杂质掺杂。或者所述的沟槽内填充的半导体材料,上部可以为多晶第二传导类型半导体材料,且为高浓度杂质掺杂,下部区域可以为单晶第二传导类型半导体材料,且为低浓度杂质掺杂。当器件接反向偏压时,所述的漂移层的第一传导类型的半导体材料和沟槽内填充第二传导类型的半导体材料可以形成超结结构,产生电荷补偿,电场相对均匀分布,即可以提高漏区的漂移层杂质掺杂浓度,从而实现极大的降低漏区的漂移层电阻。
提供了另一种沟槽MOS结构半导体装置的制造方法,其特征在于:包括如下步骤:在衬底层上通过外延生产形成第一传导类型的半导体材料漂移层和第二传导类型的半导体材料体区;在表面形成钝化层,在待形成沟槽区域表面去除钝化层;进行第一传导类型杂质扩散;进行刻蚀半导体材料,形成沟槽;在沟槽内壁形成绝缘层;腐蚀去除沟槽底部绝缘层;在沟槽内形成栅电极半导体材料,包括高浓度杂质掺杂单晶第二传导类型半导体材料、多晶第二传导半导体材料或多晶第一传导半导体材料。
本发明的沟槽MOS结构半导体装置,通过栅极将超结结构引入到沟槽MOS结构中,与传统的沟槽MOS器件相比,降低了器件的导通电阻。
附图说明
图1为本发明沟槽MOS结构半导体装置第一种实施方式剖面示意图;
图2为本发明沟槽MOS结构半导体装置第二种实施方式剖面示意图;
图3为本发明实施例1中工艺制造第二步的剖面示意图;
图4为本发明实施例2中工艺制造第七步的剖面示意图;
图5为本发明实施例2中工艺制造第八步的剖面示意图。
其中,1、衬底层;2、漂移层;3、体区;4、源区;5、氧化层;6、P型单晶半导体材料;8、N型多晶半导体材料;9、P型多晶半导体材料。
具体实施方式
实施例1
图1示出了本发明第一例半导体装置的示意性剖面图,下面结合图1详细说明本发明的沟槽MOS结构半导体装置制造MOSFET器件。
一种沟槽MOS结构半导体装置包括:衬底层1,为N导电类型半导体硅材料,磷原子掺杂浓度为1E19cm-3;漂移层2,位于衬底层1之上,为N传导类型的半导体硅材料,磷原子掺杂浓度为1E16cm-3,厚度为20um;体区3,位于漂移层2之上,为P传导类型的半导体材料,体区3的表面具有硼原子重掺杂接触区,体区3厚度为4um;源区4,临靠沟槽和体区3,为磷原子重掺杂N传导类型的半导体材料,源区4厚度为1.5um;氧化层5,为硅材料的氧化物,位于沟槽侧壁上部;P型单晶半导体材料6,为P型单晶半导体硅材料,位于沟槽内,硼原子掺杂浓度为2E16cm-3;P型多晶半导体材料9,为P型多晶半导体硅材料,位于沟槽的上部,具有高浓度的硼原子掺杂;沟槽的宽度为2um,沟槽之间的间距为4um,沟槽贯穿整个漂移层2,且沟槽底部和侧壁下部无氧化层5。
本实施例中沟槽MOS结构半导体装置的工艺制造流程如下:
第一步,在具有超结结构的半导体晶片(包含了衬底层1、漂移层2和P型单晶半导体材料6)上通过外延生产形成体区3;
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于盛况,未经盛况许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/pat/books/201110387741.6/2.html,转载请声明来源钻瓜专利网。
- 上一篇:一种美音蜂鸣器电路
- 下一篇:用于检测包络的方法和设备
- 同类专利
- 专利分类