[发明专利]网络芯片逻辑验证方法及系统无效
申请号: | 201110304400.8 | 申请日: | 2011-10-10 |
公开(公告)号: | CN103036734A | 公开(公告)日: | 2013-04-10 |
发明(设计)人: | 周伟;姜生枝 | 申请(专利权)人: | 盛科网络(苏州)有限公司 |
主分类号: | H04L12/26 | 分类号: | H04L12/26;G06F17/50 |
代理公司: | 苏州威世朋知识产权代理事务所(普通合伙) 32235 | 代理人: | 杨林洁;陆敏勇 |
地址: | 215021 江苏省苏州市苏*** | 国省代码: | 江苏;32 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | |||
搜索关键词: | 网络 芯片 逻辑 验证 方法 系统 | ||
技术领域
本发明涉及以太网技术领域,尤其涉及一种网络芯片逻辑验证方法及系统。
背景技术
由于集成电路技术和网络通信技术的不断发展,使得网络芯片实现了越来越复杂的功能。当这些复杂的功能集成在一个芯片中,如何能保证这些功能实现的正确性,以及各种功能不会互相影响和冲突,对芯片设计人员和验证人员都是一个挑战。由于芯片实现功能的增多,整个芯片的研发周期必定增加,而如何能够尽可能的缩短研发时间,也是我们面临的重要课题。
现有的对网络芯片的验证多是采用硬件仿真,可是硬件仿真平台的研发周期本身也比较长,能够提供给验证人员的调试方法也比较复杂,不利于验证人员快速定位到错误,单从验证芯片的逻辑功能的角度,软件仿真体现了自己的优势。
有鉴于此,有必要提出了一种新的网络芯片逻辑验证方法及系统。
发明内容
本发明的目的在于提供一种网络芯片逻辑验证方法及系统,其方便有效,可快速地对芯片的设计进行验证,保证芯片逻辑功能实现的正确性和可靠性。
本发明的一种网络芯片逻辑验证方法,所述网络芯片逻辑验证方法包括以下步骤:
S1、配置网络芯片软件仿真平台。
S2、网络测试仪发送报文给网络芯片软件仿真平台;
S3、网络芯片软件仿真平台接收到报文,对报文进行仿真处理动作后,将报文发回给网络测试仪或者丢弃报文;
S4、网络测试仪接收到返回的报文,与期望结果进行测试结果分析。
作为本发明的进一步改进,所述“仿真处理动作”具体为:
对存储器和寄存器的模拟,包括申请多块指定大小的内存,所述内存用于存放表和控制寄存器相关数据。
对网络芯片端口和接收、发送报文模块的模拟,包括接收网络测试仪发送的报文,并识别是从何端口收到,在对报文处理完后从指定端口发送出报文。
对芯片逻辑处理流程的模拟,包括对报文进行解析,根据报文特征和相关配置查找对应的转发表,并且对报文进行编辑。若丢弃报文,则记录丢弃的原因。
作为本发明的进一步改进,所述存储器包括静态存储器、动态存储器及内容寻址存储器。
作为本发明的进一步改进,在所述S1步骤前还包括:
启动网络测试仪和网络芯片软件仿真平台,并建立网络测试仪和网络芯片软件仿真平台之间的通信。
作为本发明的进一步改进,所述“测试结果分析”包括:
分析是否从正确的端口接收到报文;
报文个数是否正确;
报文的每个字段是否与期望的值相等;
若有报文丢弃,检查丢弃原因是否与期望的原因相同。
相应地,一种网络芯片逻辑验证系统,其特征在于,所述网络芯片逻辑验证系统包括网络测试仪和网络芯片软件仿真平台,其中:
所述网络测试仪用于发送和接收报文,并对接收的报文与期望结果进行测试结果分析;
所述网络芯片软件仿真平台用于接收网络测试仪发送的报文,对报文进行仿真处理动作后,将报文发回给网络测试仪或者丢弃报文。
作为本发明的进一步改进,所述网络芯片软件仿真平台包括:
内存模型模块:用于对芯片中存储器和寄存器的模拟,包括申请多块指定大小的内存,所述内存用于存放表和控制寄存器相关数据;
驱动程序模块:用于操作模拟芯片中表和控制寄存器,包括注册表和控制寄存器的结构,维护表和控制寄存器的信息,包括内存地址、最大条目数,以及提供对表和控制寄存器的读写操作的接口;
逻辑功能模块:用于对芯片逻辑处理流程和网络芯片端口的模拟,包括接收报文后对报文的解析,根据报文特征和相关配置查找对应的转发表,得到报文转发出端口,对报文的编辑后将报文发送给网络测试仪。
用户配置接口模块:用于提供测试人员配置表和控制寄存器的友好界面。
作为本发明的进一步改进,所述存储器包括静态存储器、动态存储器及内容寻址存储器。
作为本发明的进一步改进,所述网络测试仪和网络芯片软件仿真平台之间建立有通信。
作为本发明的进一步改进,所述网络测试仪还用于:
分析是否从正确的端口接收到报文;
报文个数是否正确;
报文的每个字段是否与期望的值相等;
若有报文丢弃,检查丢弃原因是否与期望的原因相同。
本发明的有益效果是:本发明提供的网络芯片逻辑验证方法及系统实现方法简单,开发周期短,可以与芯片的设计同步进行,缩短了整个芯片的研发时间。
附图说明
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于盛科网络(苏州)有限公司,未经盛科网络(苏州)有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/pat/books/201110304400.8/2.html,转载请声明来源钻瓜专利网。
- 上一篇:消息交互装置、系统及方法
- 下一篇:一种氨气敏电极测量池装置