[发明专利]用于MCU作为从器件识别I2C总线信号的装置及方法无效
申请号: | 201110265830.3 | 申请日: | 2011-08-26 |
公开(公告)号: | CN102314403A | 公开(公告)日: | 2012-01-11 |
发明(设计)人: | 高平 | 申请(专利权)人: | 苏州佳世达电通有限公司 |
主分类号: | G06F13/38 | 分类号: | G06F13/38 |
代理公司: | 北京德琦知识产权代理有限公司 11018 | 代理人: | 王一斌;王琦 |
地址: | 215011 江*** | 国省代码: | 江苏;32 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | |||
搜索关键词: | 用于 mcu 作为 器件 识别 sup 总线 信号 装置 方法 | ||
1.一种用于MCU作为从器件识别I2C总线信号的装置,其特征在于,该装置包括:
所述MCU的中断管脚,连接I2C总线的SCL信号线;
所述MCU的第一计数管脚,连接I2C总线的SDA信号线;
所述MCU的第二计数管脚,连接所述SDA信号线的经一反向器反向后的反向信号线;
内置于所述MCU的第一计数器,以所述中断管脚在所述SCL信号线感测到的电平状态为高电平时允许、低电平时禁止的门限控制,并捕捉所述第一计数管脚在所述SDA信号线感测到的下降沿、以及在每次捕捉到该下降沿后进行一次用于触发表示起始信号的中断的计数操作;
内置于所述MCU的第二计数器,以所述中断管脚在所述SCL信号线感测到的所述电平状态为所述门限控制,并捕捉所述第二计数管脚在所述反向信号线感测到的下降沿、以及在每次捕捉到该下降沿后进行一次用于触发表示结束信号的中断的计数操作。
2.根据权利要求1所述的装置,其特征在于,所述第一计数器和所述第二计数器均为可择一地提供计时或计数功能的寄存器器件、并被配置为所述计数功能。
3.根据权利要求2所述的装置,其特征在于,所述第一计数器和所述第二计数器的计数范围均被设置为寄存器最大值。
4.根据权利要求1所述的装置,其特征在于,所述中断管脚包括第一中断管脚和第二中断管脚;
所述第一计数器以所述第一中断管脚在所述SCL信号线感测到的电平状态为所述门限控制;
所述第二计数器以所述第二中断管脚在所述SCL信号线感测到的电平状态为所述门限控制。
5.一种用于MCU作为从器件识别I2C总线信号的方法,其特征在于,该方法包括:
设置所述MCU的中断管脚连接I2C总线的SCL信号线;
设置所述MCU的第一计数管脚连接I2C总线的SDA信号线;
设置所述MCU的第二计数管脚连接所述SDA信号线的经一反向器反向后的反向信号线;
设置内置于所述MCU的第一计数器以所述中断管脚在所述SCL信号线感测到的电平状态为高电平时允许、低电平时禁止的门限控制,并利用所述第一计数器捕捉所述第一计数管脚在所述SDA信号线感测到的下降沿、以及在每次捕捉到该下降沿后进行一次用于触发表示起始信号的中断的计数操作;
设置内置于所述MCU的第二计数器以所述中断管脚在所述SCL信号线感测到的所述电平状态为所述门限控制,并利用所述第二计数器捕捉所述第二计数管脚在所述反向信号线感测到的下降沿、以及在每次捕捉到该下降沿后进行一次用于触发表示结束信号的中断的计数操作。
6.根据权利要求5所述的方法,其特征在于,该方法通过将可择一地提供计时或计数功能的寄存器器件配置为所述计数功能来实现所述第一计数器和所述第二计数器。
7.根据权利要求6所述的方法,其特征在于,该方法将所述第一计数器和所述第二计数器的计数范围均设置为寄存器最大值。
8.根据权利要求5所述的方法,其特征在于,所述中断管脚包括第一中断管脚和第二中断管脚;
该方法设置所述第一计数器以所述第一中断管脚在所述SCL信号线感测到的电平状态为所述门限控制;
该方法设置所述第二计数器以所述第二中断管脚在所述SCL信号线感测到的电平状态为所述门限控制。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于苏州佳世达电通有限公司,未经苏州佳世达电通有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/pat/books/201110265830.3/1.html,转载请声明来源钻瓜专利网。
- 上一篇:一种双层集装箱车的中部横梁结构
- 下一篇:一种隔热箱体