[发明专利]视频处理芯片数据流控制及帧缓存装置有效
| 申请号: | 201110264186.8 | 申请日: | 2011-09-07 |
| 公开(公告)号: | CN102270444A | 公开(公告)日: | 2011-12-07 |
| 发明(设计)人: | 徐永键;陆许明;谭洪舟;梁永泽 | 申请(专利权)人: | 东莞中山大学研究院 |
| 主分类号: | G09G5/00 | 分类号: | G09G5/00 |
| 代理公司: | 广州凯东知识产权代理有限公司 44259 | 代理人: | 李俊康 |
| 地址: | 523808 广东省*** | 国省代码: | 广东;44 |
| 权利要求书: | 查看更多 | 说明书: | 查看更多 |
| 摘要: | |||
| 搜索关键词: | 视频 处理 芯片 数据流 控制 缓存 装置 | ||
1.一种视频处理芯片数据流控制及帧缓存装置,其特征在于,它包括:
实现接收并缓存外部数据流的输入缓冲池;
实现处理后的数据流输出的输出缓冲池;
实现对数据流的输入、输出进行实时控制和对帧缓存器进行读写控制,以及实现对数据流的视频帧率进行转换的控制模块,
所述输入缓冲池片内连接OSD控制模块和视频输入处理模块,所述输出缓冲池片内连接视频输出处理模块,所述控制模块片外连接帧缓存器。
2.根据权利要求1所述的视频处理芯片数据流控制及帧缓存装置,其特征在于,所述输入缓冲池含有多个FIFO结构异步缓冲器,它包括与OSD控制模块连接的OSD输入缓冲器,以及分别与视频输入处理模块连接的Y信号输入缓冲器、U信号输入缓冲器和V信号输入缓冲器。
3.根据权利要求1所述的视频处理芯片数据流控制及帧缓存装置,其特征在于,所述输出缓冲池含有多个FIFO结构异步缓冲器,它包括与视频输出处理模块连接的OSD输出缓冲器、Y信号输出缓冲器、U信号输出缓冲器和V信号输出缓冲器。
4.根据权利要求1所述的视频处理芯片数据流控制及帧缓存装置,其特征在于,所述控制模块包括:
实现对各路数据流的输入和输出进行有效实时控制的仲裁模块;
实现对仲裁模块的读写请求的响应和计算并提供读写地址给显存控制器,以及通过管理帧缓存器中的三帧视频数据,实现视频帧率转换的地址管理模块;
实现对与之片外连接的帧缓存器进行读写控制的显存控制器。
5.根据权利要求4所述的视频处理芯片数据流控制及帧缓存装置,其特征在于,所述仲裁模块由一个有限状态转换机组成,它采用直接跳转策略和优先级动态调整策略实现对各路数据流的输入输出的有效实时控制。
6.根据权利要求4所述的视频处理芯片数据流控制及帧缓存装置,其特征在于,所述显存控制器采用突发传输方式。
7.根据权利要求1所述的视频处理芯片数据流控制及帧缓存装置,其特征在于,所述帧缓存器采用常见的SDRAM或DDR SDRAM存储器。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于东莞中山大学研究院,未经东莞中山大学研究院许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/pat/books/201110264186.8/1.html,转载请声明来源钻瓜专利网。





