[发明专利]大型网络上克服偏离累积实现精确时钟分配的系统和方法在审
| 申请号: | 201110226245.2 | 申请日: | 2011-08-09 |
| 公开(公告)号: | CN102739386A | 公开(公告)日: | 2012-10-17 |
| 发明(设计)人: | 彭萌康 | 申请(专利权)人: | SEM技术公司 |
| 主分类号: | H04L7/00 | 分类号: | H04L7/00;H04L29/06 |
| 代理公司: | 中国国际贸易促进委员会专利商标事务所 11038 | 代理人: | 杨小明 |
| 地址: | 美国加*** | 国省代码: | 美国;US |
| 权利要求书: | 查看更多 | 说明书: | 查看更多 |
| 摘要: | |||
| 搜索关键词: | 大型 网络 克服 偏离 累积 实现 精确 时钟 分配 系统 方法 | ||
1.一种包含高级主时钟、第一时钟再生成器和第二时钟再生成器的用于网络中的时钟同步化系统,其中,
所述高级主时钟包含首要精度定时源;
第一时钟再生成器与所述高级主时钟并与第二时钟再生成器操作连接,其中,第一时钟再生成器包含:
第一局部时钟;和
第一同步化处理单元,所述第一同步化处理单元用于将第一局部时钟与所述高级主时钟同步化并被配置为:
从所述高级主时钟接收第一主设备到从设备消息;
将第一从设备到主设备消息发送到所述高级主时钟;
至少部分地基于第一主设备到从设备消息和第一从设备到主设备消息,计算第一主设备到从设备路径延迟和第一从设备到主设备路径延迟;
计算第一级时钟误差,所述第一级时钟误差等于第一从设备到主设备路径延迟和第一主设备到从设备路径延迟之间的差值的一半;
生成第一高级时钟误差,所述第一高级时钟误差等于第一级时钟误差和高级时钟基线误差之和,其中,所述高级时钟基线误差被设为等于零;以及
至少部分地基于第一级时钟误差和高级时钟基线误差,将第一局部时钟与高级主时钟同步化;
将第一高级时钟误差传送到第二时钟再生成器;和
第二时钟再生成器与第一时钟再生成器操作连接,其中,第二时钟再生成器包含:
第二局部时钟;和
第二同步化处理单元,所述第二同步化处理单元用于使第二局部时钟与所述高级主时钟同步化并被配置为:
接收来自第一时钟再生成器的第二同步化消息;
接收来自第一时钟再生成器的第二延迟响应消息;
接收并存储来自第一时钟再生成器的第一高级时钟误差;
至少部分地基于第二同步化消息计算第二主设备到从设备路径延迟;
至少部分地基于第二延迟响应消息计算第二从设备到主设备路径延迟;
计算第二级时钟误差,所述第二级时钟误差等于第二从设备到主设备路径延迟和第二主设备到从设备路径延迟之间的差值的一半;
计算第二高级时钟误差,所述第二高级时钟误差等于第一高级时钟误差和第二级时钟误差之和;以及
至少部分地基于第二级时钟误差和第一高级时钟误差,使第二局部时钟与所述高级主时钟同步化。
2.根据权利要求1的时钟同步化系统,其中,所述高级主时钟进一步被配置为生成高级时钟基线误差并且将高级时钟基线误差发送到第一时钟再生成器。
3.根据权利要求1的时钟同步化系统,其中,第一时钟再生成器进一步被配置为生成高级时钟基线误差。
4.根据权利要求1的时钟同步化系统,其中,第一同步化处理单元包含用于存储第一高级时钟误差的存储器元件。
5.根据权利要求1的时钟同步化系统,其中,第一同步化处理单元进一步被配置为将第一高级时钟误差量化为不多于32比特。
6.根据权利要求1的时钟同步化系统,其中,第一高级时钟误差与第二延迟响应消息封装在一起,以供第二时钟再生成器接收。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于SEM技术公司,未经SEM技术公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/pat/books/201110226245.2/1.html,转载请声明来源钻瓜专利网。
- 上一篇:具有防止自动削波的听力装置及相应方法
- 下一篇:发光装置





