[发明专利]显示面板的驱动方法与采用此方法的显示装置有效

专利信息
申请号: 201110158963.0 申请日: 2011-05-31
公开(公告)号: CN102194400A 公开(公告)日: 2011-09-21
发明(设计)人: 白承丘 申请(专利权)人: 友达光电股份有限公司
主分类号: G09G3/20 分类号: G09G3/20
代理公司: 上海专利商标事务所有限公司 31100 代理人: 郭蔚
地址: 中国台湾新竹科*** 国省代码: 中国台湾;71
权利要求书: 查看更多 说明书: 查看更多
摘要:
搜索关键词: 显示 面板 驱动 方法 采用 显示装置
【说明书】:

【技术领域】

发明乃是有关于显示技术的领域,且特别是有关于一种显示面板的驱动方法与一种采用此方法的显示装置。

【背景技术】

在传统的列反转(rowinversion)驱动技术中,大多是先依序驱动显示面板中的编号为奇数的扫描线,然后再依序驱动编号为偶数的扫描线,且显示面板的上基板(即彩色滤光片基板)与下基板(即薄膜晶体管数组基板)均采用同一个共同电位。图1即为此驱动技术所采用的栅极信号时序与共同电位时序的示意图。在图1中,标示Row[1]、Row[3]与Row[5]分别表示第一列画素、第三列画素与第五列画素所对应的栅极信号,标示Row[2]、Row[4]与Row[6]分别表示第二列画素、第四列画素与第六列画素所对应的栅极信号,而标示Vcom则表示为共同电位。

然而,这样的驱动技术会使得编号为奇数的画素列与编号为偶数的画素列发生亮度不一致的问题,且也会使得整个显示面板发生亮度不均匀(即所谓的Mura现象)的问题。以上问题将详细说明如下。

先来说明采用列反转驱动技术的传统显示面板的画素等效电路。图2即绘示有所述的画素等效电路。请参照图2,画素206主要由薄膜晶体管208、储存电容210与画素电容212所组成。薄膜晶体管208的栅极电性耦接一扫描线202,而薄膜晶体管208的其中一源/漏极电性耦接一数据线204。储存电容210的其中一端电性耦接下基板的共同电极Vco_Cst,而画素电容212的其中一端电性耦接上基板的共同电极Vcom_Clc。共同电极Vcom_Cst与Vcom_Clc皆电性耦接至同一个共同电位。此外,薄膜晶体管208、储存电容210与画素电容212三者相电性耦接处即所谓的画素电极。

假设传统显示面板的所有画素皆要显示相同的灰阶,那么任一数据在线的电压变化,以及共同电位Vcom的电压变化,将如图3所示。图3用以说明编号为奇数的画素列的亮度与编号为偶数的画素列的亮度不一致的问题。请参照图3,每一个画面的画面显示期间皆被划分为二个时间区段,分别以标示I与标示II来表示。N为自然数。在时间区段I内依序开启编号为奇数的画素列,而在时间区段II内依序开启编号为偶数的画素列。此外,标示302所指的波形表示为共同电位Vcom的电压变化,标示304所指的波形表示为任一条数据在线的电压变化,标示306所指的波形表示为编号为奇数的任一画素列的任一画素电极上的电压变化,而标示308所指的波形表示为编号为偶数的任一画素列的任一画素电极上的电压变化。上述的共同电位Vcom具有二个位准。当数据在线的电压大于共同电位Vcom的电压时,被加载显示数据的画素会呈现正极性;而当数据在线的电压小于共同电位Vcom的电压时,被加载显示数据的画素会呈现负极性。

现在先来看波形306所描述的电压变化方式。在每一画面的时间区段I内,由于仅依序开启编号为奇数的画素列,因此这些画素列中的每一个画素电极上的电压位准会被拉至数据在线的电压位准;而每当由时间区段I进入时间区段II时,由于编号为奇数的画素列皆被关闭,使得这些画素列中的每一储存电容与每一画素电容皆呈现浮接(floating)状态,且此时共同电位Vcom改变了位准,因此这些画素列中的每一个画素电极上的电压位准会随着共同电位Vcom的变动而变动。而由波形306与波形304可知,在每一画面的时间区段II内,编号为奇数的画素列的每一画素电极与对应的数据线之间都会存在很大的压差,因而造成薄膜晶体管长时间的漏电。

接下来看波形308所描述的电压变化方式。在每一画面的时间区段II内,由于仅依序开启编号为偶数的画素列,因此这些画素列中的每一个画素电极上的电压位准会被拉至数据在线的电压位准;而每当由时间区段I进入时间区段II时,共同电位Vcom便改变位准,使得编号为偶数的画素列中的每一个画素电极上的电压位准随着共同电位Vcom的变动而变动。然而,由于这些画素列随即被开启,使得这些画素列中的每一画素电极上的电压位准随即被拉至数据在线的电压位准。因此,编号为偶数的画素列的每一画素电极与对应的数据线之间只会在共同电位Vcom改变位准的瞬间存在很大的压差,故这些画素列中的薄膜晶体管的漏电时间很短。

由以上的说明可知,由于编号为奇数的画素列的薄膜晶体管的漏电时间与编号为偶数的画素列的薄膜晶体管的漏电时间不同,因而造成编号为奇数的画素列的亮度与编号为偶数的画素列的亮度不一致的问题。

下载完整专利技术内容需要扣除积分,VIP会员可以免费下载。

该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于友达光电股份有限公司,未经友达光电股份有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服

本文链接:http://www.vipzhuanli.com/pat/books/201110158963.0/2.html,转载请声明来源钻瓜专利网。

×

专利文献下载

说明:

1、专利原文基于中国国家知识产权局专利说明书;

2、支持发明专利 、实用新型专利、外观设计专利(升级中);

3、专利数据每周两次同步更新,支持Adobe PDF格式;

4、内容包括专利技术的结构示意图流程工艺图技术构造图

5、已全新升级为极速版,下载速度显著提升!欢迎使用!

请您登陆后,进行下载,点击【登陆】 【注册】

关于我们 寻求报道 投稿须知 广告合作 版权声明 网站地图 友情链接 企业标识 联系我们

钻瓜专利网在线咨询

周一至周五 9:00-18:00

咨询在线客服咨询在线客服
tel code back_top