[发明专利]移位缓存器的时钟信号供应方法与电路有效
申请号: | 201110104745.9 | 申请日: | 2011-04-22 |
公开(公告)号: | CN102136246A | 公开(公告)日: | 2011-07-27 |
发明(设计)人: | 陈勇志;苏国彰;张竣桓;杨欲忠 | 申请(专利权)人: | 友达光电股份有限公司 |
主分类号: | G09G3/20 | 分类号: | G09G3/20;G09G3/36;G11C19/28 |
代理公司: | 北京律诚同业知识产权代理有限公司 11006 | 代理人: | 梁挥;祁建国 |
地址: | 中国台湾新竹科*** | 国省代码: | 中国台湾;71 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | |||
搜索关键词: | 移位 缓存 时钟 信号 供应 方法 电路 | ||
技术领域
本发明是有关于一种移位缓存器的操作方法与电路,且特别是有关于一种移位缓存器的时钟信号供应方法与时钟信号供应电路。
背景技术
目前的平面液晶显示装置的移位缓存电路利用非晶硅(a-Si)或者多晶硅(p-Si)制程而直接制作在玻璃基板上,藉此节省栅极驱动芯片的成本、简化模块段制造流程以及增加玻璃基板利用效率等。而以常见的移位缓存电路来说,一般会包括多个级联耦接的移位缓存器。各个移位缓存器接收高频率的时钟信号,并依序驱动移位缓存器相电性耦接的栅极线与对应像素进行数据显示的操作。
但是,当平面液晶显示装置的移位缓存电路制作在玻璃基板上,且又使用高频率的时钟信号时,将产生很大的寄生电容效应而造成整体电路的动态功率消耗大幅上升。
发明内容
本发明的目的之一就是在提供一种移位缓存器的时钟信号供应方法,其可大幅度地降低相关的动态功率消耗。
本发明的另一目的是提供一种移位缓存器的时钟信号供应电路,其采用上述的移位缓存器的时钟信号供应方法以减少相关的动态功率消耗。
本发明提出一种移位缓存器的时钟信号供应方法,包括下列步骤:接收时钟信号。将时钟信号同时提供至两个第一阶信号传递路径上,这些第一阶信号传递路径被第一控制信号决定是否导通,且各第一阶信号传递路径在不同时间被导通。
在本发明一实施例所述的时钟信号供应方法中,所称的第一控制信号包括第一控制信号本身及第一控制信号的反相信号。
在本发明一实施例所述的时钟信号供应方法中,至少有一个第一阶信号传递路径还分岔为两个第二阶信号传递路径,这些第二阶信号传递路径被第二控制信号决定是否导通,且各第二阶信号传递路径在不同时间被导通。
在本发明一实施例所述的时钟信号供应方法中,所称的第二控制信号包括第二控制信号本身及第二控制信号的反相信号。
在本发明一实施例所述的时钟信号供应方法,其中由同一个第一阶信号传递路径所分岔出的多个第二阶信号传递路径所传递的信号,被提供至不同的移位缓存器上;另外,由不同的第一阶信号传递路径所传递的信号,也被提供至不同的移位缓存器上。
本发明亦提出一种移位缓存器的时钟信号供应电路,此电路包括:一组信号源、第一信号传递线路、第二信号传递线路、第一开关以及第二开关。信号源接收时钟信号。第一开关电性耦接于信号源与第一信号传递线路之间。第二开关电性耦接于信号源与第二信号传递线路之间。第一开关与第二开关由一个第一控制信号来决定是否导通,且第一开关与第二开关在不同时间导通。
在本发明一实施例所述的时钟信号供应电路中,此电路还包括:第三信号传递线路、第四信号传递线路、第三开关以及第四开关。第三开关电性耦接于第一信号传递线路与第三信号传递线路之间。第四开关电性耦接于第一信号传递线路与第四信号传递线路之间。而第三开关与第四开关则由一个第二控制信号来决定是否导通,且第三开关与第四开关在不同时间导通。
在本发明一实施例所述的时钟信号供应电路,上述的第三开关为N型晶体管或P型晶体管,而第四开关则为N型晶体管与P型晶体管中不同于第三开关者;类似的,第一开关也可为N型晶体管或P型晶体管,而第二开关则为N型晶体管与P型晶体管中不同于第一开关者。
本发明解决前述问题的方式,乃是在时钟信号供应电路上应用上述的时钟信号供应方法。因此,本发明的时钟信号供应电路在接收时钟信号之后,会将时钟信号传递至多阶的信号传递路径上,而在不同时间上进行时钟信号重新分配的动作,且重新分配的时钟信号被提供至不同的移位缓存器上,使得整体时钟信号的切换次数大幅度地降低,因而整体电路的功率消耗减少。
为让本发明的上述和其它目的、特征和优点能更明显易懂,下文特举较佳实施例,并配合所附图式,作详细说明如下。
附图说明
图1为依照本发明一实施例的移位缓存电路的局部电路方块图;
图2为依照本发明一实施例的时钟信号供应电路的示意图;
图3(A)皆为依照本发明一实施例的时钟信号供应方法的时序图;
图3(B)皆为依照本发明一实施例的时钟信号供应方法的时序图;
图3(C)为依照本发明一实施例的时钟信号供应电路的示意图;
图4为依照本发明另一实施例的时钟信号供应电路的示意图;
图5为依照本发明另一实施例的时钟信号供应方法的时序图。
其中,附图标记:
160:移位缓存电路
100、400:时钟信号供应电路
102、106:移位缓存器
CK、XCK:高频时钟信号
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于友达光电股份有限公司,未经友达光电股份有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/pat/books/201110104745.9/2.html,转载请声明来源钻瓜专利网。