[发明专利]滤波器时间常数的校正装置无效
申请号: | 201110086832.6 | 申请日: | 2011-04-07 |
公开(公告)号: | CN102281056A | 公开(公告)日: | 2011-12-14 |
发明(设计)人: | 陈涛;赵博;杨华中 | 申请(专利权)人: | 清华大学 |
主分类号: | H03L1/00 | 分类号: | H03L1/00 |
代理公司: | 北京路浩知识产权代理有限公司 11002 | 代理人: | 王莹 |
地址: | 100084 北京市*** | 国省代码: | 北京;11 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | |||
搜索关键词: | 滤波器 时间常数 校正 装置 | ||
1.一种滤波器时间常数的校正装置,其特征在于,包括:
模拟模块,用于计算所述滤波器的时间常数RC,即所述滤波器的待校正电阻R与待校正电容C的乘积,并得到指示RC乘积量的信号,所述待校正电容由多个相同的另一电容串联而成;
数字模块,与所述模拟模块电连接,用于接收所述模拟模块发出的指示RC乘积量的信号,根据该信号通过计数的方式得到指示RC乘积量的数字码,然后根据该数字码计算校正后的电容控制码,以控制滤波器的每一电容,即所述另一电容。
2.如权利要求1所述的装置,其特征在于,所述模拟模块包括相互连接的充电电路和比较电路,所述充电电路用于为待校正电容充电,所述比较电路用于对充电结束电压与指示充电结束的阀值电压VTH进行比较,得到指示RC乘积量的信号,输出给所述数字模块。
3.如权利要求2所述的装置,其特征在于,所述充电电路包括:
第一运算放大器OPA1,具有正输入端VREF1及负输入端;所述负输入端连接所述待校正电阻R的一端,所述待校正电阻R的另一端接地;
第一NMOS管NMOS1,所述第一NMOS管NMOS1的源极与所述第一运算放大器OPA1的负输入端电连接,栅极与所述第一运算放大器OPA1的输出端电连接;
第二运算放大器OPA2,具有正输入端VREF2及负输入端,正输入端接电压源VREF2,负输入端电连接所述第一NMOS管NMOS1的漏极;
开关S1及待校正电容C,所述开关S1与待校正电容C并联,并联的两端分别与所述第二运算放大器OPA2的负输入端和输出端电连接。
4.如权利要求3所述的装置,其特征在于,所述比较电路包括:
第一比较器COMP1,所述第一比较器COMP1的正输入端电连接用于指示充电结束的阀值电压VTH,所述第一比较器COMP1的负输入端与所述第二运算放大器OPA2的输出端电连接;第一比较器COMP1的输出端END电连接所述数字模块。
5.如权利要求1所述的装置,其特征在于,所述模拟模块还包括电源及电源控制模块,用于在校正结束后关闭所述电源,所述数字模块包括高速时钟和时钟控制模块,用于在校正结束后关闭所述高速时钟。
6.如权利要求1所述的装置,其特征在于,所述开关为CMOS开关。
7.如权利要求1~6中任一项所述的装置,其特征在于,所述滤波器为有源RC滤波器。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于清华大学,未经清华大学许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/pat/books/201110086832.6/1.html,转载请声明来源钻瓜专利网。
- 上一篇:一种用于液晶显示背光源的柔性电路结构
- 下一篇:横排照明灯架上光伏发电装置