[发明专利]校正信号生成装置以及A/D转换装置有效
| 申请号: | 201080014927.0 | 申请日: | 2010-02-24 |
| 公开(公告)号: | CN102365823A | 公开(公告)日: | 2012-02-29 |
| 发明(设计)人: | 加藤秀一 | 申请(专利权)人: | 奥林巴斯株式会社;株式会社电装 |
| 主分类号: | H03M1/10 | 分类号: | H03M1/10;H03M1/50 |
| 代理公司: | 北京三友知识产权代理有限公司 11127 | 代理人: | 李辉;朱丽娟 |
| 地址: | 日本*** | 国省代码: | 日本;JP |
| 权利要求书: | 查看更多 | 说明书: | 查看更多 |
| 摘要: | |||
| 搜索关键词: | 校正 信号 生成 装置 以及 转换 | ||
技术领域
本发明涉及输出用于对A/D转换装置的直线性进行校正的校正信号的校正信号 生成装置以及使用该校正信号校正直线性的A/D转换装置。
本申请基于2009年3月30日在日本提交申请的日本特愿2009-083483号并主张 优先权,在此援引其内容。
背景技术
以往作为以简单构成获得高分辨率的数字值的A/D转换装置,已知有图9所示 的构成的A/D转换装置(参见专利文献1)。
在图9所示的A/D转换装置300中,脉冲延迟电路81具有将分别由各种栅极电 路构成的多个延迟单元(NAND1、BUF1、...、BUF15)呈环状连接起来的构成,而 作为该各延迟单元的电源电压,提供的是作为A/D转换对象的模拟输入信号(电压) Vin。
当对该脉冲延迟电路81输入了环绕脉冲SP时,环绕脉冲SP以与上述电源电压 对应的延迟时间依次通过各延迟单元,在脉冲延迟电路81内环绕。
环绕脉冲SP所通过的延迟单元的级数由延迟单元的延迟时间、即被作为电源电 压而提供的模拟输入信号Vin确定。脉冲通过级数检测电路82检测该级数(和环绕 数)。
锁存器&编码器83在从开始输入环绕脉冲SP起经过了A/D转换的取样时间之后 在输入锁存脉冲LP的定时,取入脉冲通过级数检测电路82的检测结果,将对此时 的环绕脉冲SP的通过级数进行了编码得到的值作为A/D转换后的数字值Cout而输 出。
其中,在上述A/D转换装置300中,由于无法利用一次函数来表现延迟单元的 延迟时间与电源电压的关系,因此表示模拟输入信号Vin与作为A/D转换结果的数 字值Cout的关系的输入输出特性成为曲线。于是,提出了如下方法作为使输入输出 特性接近理想直线的方法,即预先将作为A/D转换对象的模拟输入信号的电压范围 分割为多个区域,获得A/D转换的结果。然后求出通过直线将所获得的A/D转换结 果的值彼此连接起来的近似式,根据通过该近似式获得的坐标点对实际进行了A/D 转换的数字值进行校正(参见专利文献2)。
先行技术文献
专利文献
专利文献1:日本特开平5-259907号公报
专利文献2:日本特开2004-274157号公报
发明内容
发明所要解决的课题
然而,为了求出用于对A/D转换后的数据进行近似校正的转换式,需要实际对 许多的基准电压进行A/D转换,求出与各基准电压对应的坐标点处的A/D转换数据, 使用求出的多个A/D转换数据来设定转换式,因此存在设定转换式较为复杂的问题。
本发明就是基于对上述课题的认识而完成的,其目的在于提供一种通过生成对于 A/D转换装置的输入输出特性进行校正的校正信号,从而能够在不必实际对许多的基 准电压进行A/D转换的情况下容易地校正A/D转换装置的输入输出特性的校正信号 生成装置。
另外,其目的还在于提供一种使用该校正信号校正A/D转换后的数字值,从而 能获得接近理想直线的输入输出特性的A/D转换装置。
解决课题的手段
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于奥林巴斯株式会社;株式会社电装,未经奥林巴斯株式会社;株式会社电装许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/pat/books/201080014927.0/2.html,转载请声明来源钻瓜专利网。





