[实用新型]DDR2转DDR3子卡无效
申请号: | 201020695903.3 | 申请日: | 2010-12-31 |
公开(公告)号: | CN202003260U | 公开(公告)日: | 2011-10-05 |
发明(设计)人: | 王武 | 申请(专利权)人: | 深圳市先冠电子有限公司 |
主分类号: | G06F1/16 | 分类号: | G06F1/16 |
代理公司: | 深圳市德力知识产权代理事务所 44265 | 代理人: | 林才桂 |
地址: | 518000 广东省深*** | 国省代码: | 广东;44 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | |||
搜索关键词: | ddr2 ddr3 | ||
技术领域
本实用新型涉及计算机领域,尤其涉及一种可以实现在四倍速率动态随机存取(DDR2:Double Data Rate 2)的平台上使用八倍速率动态随机存取(DDR3:Double Data Rate 3)内存的DDR2转DDR3子卡。
背景技术
一般的个人电脑系统主要是由主板、界面卡、及周围设备组成,其中主板可以说是电脑系统的心脏。在主板上,除了有中央处理器CPU、控制芯片组、及可供安装界面卡的插槽外,还设有数个可安装内存模块的内存插槽(memory module slot)。目前较为常见的一种内存模块为一种双倍速率动态随机存取内存(DDR DRAM:Double Data Rate DRAM),其以内存条的形式插在内存插槽内,从而实现内存条与主板的电性连接。
随着计算机技术的不断发展,DDR DRAM的规格已经由第一代的DDR1演变至第二代的DDR2,再由第二代的DDR2提升为第三代的DDR3。然而,由于DDR3是DDR2的改良,且DDR3具有DDR2没有的功能,因此DDR3与DDR2的引脚排列方式不同。通常,一个厂家所制造出来的主板的内存插槽,只能插置DDR2或DDR3中的一种,因此现有市面上所出现的DDR2转DDR2子卡或是DDR3转DDR3子卡,均只限于保护内存金手指的作用,不具有内存规格上的转换功能。若需要在原始DDR2规格的主板上使用DDR3的内存,则需要将原有的主板更换为设有与DDR3内存相匹配内存插槽的主板,费用较为昂贵。因此现有的DDR2转DDR2子卡或是DDR3转DDR3子卡只适用于主板生产厂家测试使用,而对终端的客户却没有使用价值。
实用新型内容
本实用新型的目的在于,提供一种DDR2转DDR3子卡,其具有内存规格转换功能,可以实现在DDR2规格的主板平台上使用DDR3规格的内存,对终端的客户更具使用价值。
为实现上述目的,本实用新型提供一种DDR2转DDR3子卡,其包括:DDR2对接接口、与DDR2对接接口电性连接的DDR3接口、及与DDR3接口电性连接的转换电路模块;该DDR2对接接口包括数个DDR2信号管脚,DDR3接口包括与数个DDR2信号管脚分别对应的通用信号引脚(DDR3接口的引脚似乎都是通用信号引脚,这个名称不适当)、事件信号引脚、复位输入信号引脚、及数个DDR3电压信号引脚,该数个通用信号引脚分别与其对应的DDR2信号管脚电性连接,事件信号引脚、复位输入信号引脚、及数个DDR3电压信号引脚分别与转换电路模块电性连接。
所述数个DDR2信号管脚包括数据传输信号管脚、检查应答信号管脚、写数据时钟信号管脚、数据选通信号管脚、地址信号管脚、区块寻址信号管脚、行地址选择信号管脚、列地址选择信号管脚、写入信号管脚、时钟信号管脚、片选信号管脚、高电平有效信号管脚、核心整合终结器信号管脚、SPD地址输入信号管脚、SPD数据输入/输出信号管脚、SPD时钟输入信号管脚、内存SPD芯片的工作电压信号管脚、存储总线电压信号管脚、及电源线信号管脚。
所述数个通用信号引脚包括数据传输信号引脚、检查应答信号引脚、写数据时钟信号引脚、数据选通信号引脚、地址信号引脚、区块寻址信号引脚、行地址选择信号引脚、列地址选择信号引脚、写入信号引脚、时钟信号引脚、片选信号引脚、高电平有效信号引脚、核心整合终结器信号引脚、SPD地址输入信号引脚、SPD数据输入/输出信号引脚、SPD时钟输入信号引脚、内存SPD芯片的工作电压信号引脚、存储总线电压信号引脚、及电源线信号引脚,该数个通用信号引脚分别与其相对应的DDR2信号管脚电性连接。
所述写数据时钟信号管脚包括高、低电平写数据时钟信号管脚,写数据时钟信号引脚包括高、低电平写数据时钟信号引脚,该高电平写数据时钟信号管脚与高电平写数据时钟信号引脚对应电性连接,低电平数据时钟信号管脚与低电平写数据时钟信号引脚对应电性连接。
所述行地址选择信号管脚、列地址选择信号管脚、写入信号管脚、及片选信号管脚均为低电平信号管脚,行地址选择信号引脚、列地址选择信号引脚、写入信号引脚、及片选信号引脚均为低电平信号引脚。
所述DDR2对接接口内包括三组时钟信号管脚,DDR3接口内包括两组时钟信号引脚,该三组时钟信号管脚中的任意两组分别与DDR3的两组时钟信号引脚电性连接。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于深圳市先冠电子有限公司,未经深圳市先冠电子有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/pat/books/201020695903.3/2.html,转载请声明来源钻瓜专利网。