[实用新型]基于EPM240T100C5的FPGA/CPLD程序下载器无效
| 申请号: | 201020680590.4 | 申请日: | 2010-12-14 |
| 公开(公告)号: | CN202018580U | 公开(公告)日: | 2011-10-26 |
| 发明(设计)人: | 王忠林;杜玉杰;李卫兵 | 申请(专利权)人: | 滨州学院;王忠林 |
| 主分类号: | G05B19/05 | 分类号: | G05B19/05 |
| 代理公司: | 暂无信息 | 代理人: | 暂无信息 |
| 地址: | 256603 *** | 国省代码: | 山东;37 |
| 权利要求书: | 查看更多 | 说明书: | 查看更多 |
| 摘要: | |||
| 搜索关键词: | 基于 epm240t100c5 fpga cpld 程序 下载 | ||
技术领域:
本实用新型涉及一种FPGA/CPLD程序下载器,特别涉及一种可用笔记本电脑等的USB口下载的FPGA/CPLD程序下载器。
背景技术:
现有的FPGA/CPLD程序下载器主要是通过电脑的并口进行程序下载,速度比较慢,对于没有并口的电脑(如笔记本电脑)使用不便,且一般体积较大,携带不便。
发明内容:
本实用新型针对现有技术中存在的不足,提供一种使用灵活、体积小,携带方便的USB口FPGA/CPLD程序下载器。
本实用新型为实现上述目的,所采用的技术方案是:由集成电路U1、集成电路U2、集成电路U3、集成电路U4、晶振U5、电源VR1、接口J1、USB口P2和JTAG口P9九部分组成。
(一)各部分之间的连接关系:
电源VR1连接集成电路U1、U2、U4、晶振U5和JTAG口P9;集成电路U1连接USB口P2,U1连接U3,U1连接U4;集成电路U2连接U4,U2连接接口J1;集成电路U3连接U1;集成电路U4连接U1,U4连接U2;晶振U5连接U4。
(二)电源VR1的连接关系:
电源VR1的1脚连接地,2脚连接3.3V电源,2脚串联电容C11后接地,2脚串联电容C13后接地;3脚接电路VCC,3脚串联电容C10后接地,3脚串联电容C12后接地。
(三)晶振U5各脚的连接关系:
晶振U5的1脚悬空,2脚接地,2脚串联电容C22后接3.3V电源;4脚接3.3V电源,3脚串联电阻R12后接集成电路U4的12脚。
(四)集成电路U2各脚的连接关系:
集成电路U2的1脚和19脚连接后接地,再串联电容C5后接电源VCCX,10脚和17脚连接后接地,20脚连接电源VCCX,3脚悬空,U2的2脚连接U4的71脚,U2的4脚连接U4的70脚,U2的5脚连接U4的69脚,U2的6脚连接U4的68脚,U2的7脚连接U4的67脚,U2的8脚连接U4的66脚,U2的9脚连接接口J1的8脚,U2的11脚连接U4的50脚,U2的12脚连接接口J1的6脚,U2的13脚连接接口J1的3脚,U2的14脚连接接口J1的9脚,U2的15脚连接接口J1的7脚,U2的16脚连接接口J1的5脚,U2的18脚连接接口J1的1脚。
(五)接口J1各脚的连接关系:
接口J1的2脚和10脚连接后接地,4脚接电源VCCX,接口J1的1脚连接U2的18脚,接口J1的3脚连接U2的13脚,接口J1的5脚连接U2的16脚,接口J1的6脚连接U2的12脚,接口J1的7脚连接U2的15脚,接口J1的8脚连接U2的9脚,接口J1的9脚连接U2的14脚。
(六)JTAG口P9各脚的连接关系:
JTAG口P9的1脚串联电阻R16后接地,2脚和10脚连接后接地,3脚串联电阻R13后接3.3V电源,4脚接3.3V电源,5脚串联R14后接3.3V电源,6、7、8脚悬空,9脚串联电阻R15后接3.3V电源。
(七)集成电路U1和U3及USB口P2各脚的连接关系:
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于滨州学院;王忠林,未经滨州学院;王忠林许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/pat/books/201020680590.4/2.html,转载请声明来源钻瓜专利网。
- 上一篇:多功能床
- 下一篇:一种苏格兰弯耳猫饲养料





