[实用新型]一种数字信号处理器冗余启动系统无效
申请号: | 201020651372.8 | 申请日: | 2010-12-10 |
公开(公告)号: | CN201886460U | 公开(公告)日: | 2011-06-29 |
发明(设计)人: | 王翔;肖红;何凤义 | 申请(专利权)人: | 四川赛狄信息技术有限公司 |
主分类号: | G06F11/00 | 分类号: | G06F11/00;G06F9/445 |
代理公司: | 暂无信息 | 代理人: | 暂无信息 |
地址: | 611731 四*** | 国省代码: | 四川;51 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | |||
搜索关键词: | 一种 数字信号 处理器 冗余 启动 系统 | ||
技术领域
本实用新型涉及嵌入式系统技术领域,具体涉及一种数字信号处理器冗余启动系统。
背景技术
随着嵌入式系统的广泛应用,DSP、PowerPC、MCU、FPGA等广泛应用在系统设计中,为提高系统运行的可靠性,各种有效手段被应用在实际工程设计中。在嵌入式芯片DSP的启动中,DSP芯片的厂商提供几种启动方式,在工程应用中往往择优选取一种启动方式,有时可能会导致由于种种原因启动不成功的现象,降低系统的可靠性,如果采用几种启动方式的同时应用,并通过判断切换启动方式,当某一种启动方式不成功时,自动切换到另一种方式启动,从而可以保证系统的良好的运行。
为解决现有技术中的上述问题,本实用新型提供了一种新的解决方案。
发明内容
本实用新型要解决的技术问题是:提供一种数字信号处理器冗余启动系统,该数字信号处理器冗余启动系统具有设计合理、可靠实用等优点,可以有效提高数字信号处理器的启动的可靠性。
为达到上述发明目的,本实用新型所采用的技术方案为:提供一种数字信号处理器冗余启动系统,其特征在于:包括数字信号处理器、逻辑控制单元、看门狗单元、并行Flash和串行Flash;所述并行Flash和串行Flash分别通过信号线与数字信号处理器相连接;所述逻辑控制单元一端与数字信号处理器相连接,另一端与看门狗单元相连接。
综上所述,本实用新型所提供的数字信号处理器冗余启动系统具有设计合理、可靠实用等优点,可以有效提高数字信号处理器的启动的可靠性。
附图说明
图1为数字信号处理器冗余启动系统的原理简图。
具体实施方式
下面结合附图对本实用新型的具体实施方式做详细地描述:
如图所示,该数字信号处理器冗余启动系统包括数字信号处理器、逻辑控制单元、看门狗单元、并行Flash和串行Flash;所述并行Flash和串行Flash分别通过信号线与数字信号处理器相连接;所述逻辑控制单元一端与数字信号处理器相连接,另一端与看门狗单元相连接。
本实用新型所提供的数字信号处理器冗余启动系统的工作原理如下:
1、当设备初次运行,首先由看门狗电路产生复位信号,通过逻辑控制单元间接复位DSP。
2、选择DSP的默认启动方式(并行Flash);当复位信号结束后,DSP选择并行Flash启动方式。
3、当并行Flash启动方式启动成功后,DSP程序正常运行,程序运行过程中产生看门狗的喂狗信号,本次启动完成。
4、当并行Flash启动方式启动失败后,由于没有适时产生看门狗的喂狗信号,导致看门狗重新产生复位信号,DSP启动方式自动切换到串行Flash启动方式;当复位信号结束后,DSP选择串行Flash启动方式。
5、当串行Flash启动方式启动成功后,DSP程序正常运行,程序运行过程中产生看门狗的喂狗信号,本次启动完成。
6、当串行Flash启动方式启动失败后,由于没有适时产生看门狗的喂狗信号,导致看门狗重新产生复位信号,重复2-6过程。
本实用新型并不限于上述实例,在本实用新型的权利要求书所限定的范围内,本领域技术人员不经创造性劳动即可做出的各种变形或修改均受本专利的保护。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于四川赛狄信息技术有限公司,未经四川赛狄信息技术有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/pat/books/201020651372.8/2.html,转载请声明来源钻瓜专利网。
- 上一篇:基于硬件加密的USB存储设备
- 下一篇:一种烹饪器具的显示装置