[实用新型]一种LVDS节点模块有效
| 申请号: | 201020627318.X | 申请日: | 2010-11-26 |
| 公开(公告)号: | CN201910048U | 公开(公告)日: | 2011-07-27 |
| 发明(设计)人: | 戴荣;阴陶;郑岩 | 申请(专利权)人: | 成都傅立叶电子科技有限公司 |
| 主分类号: | G06F13/40 | 分类号: | G06F13/40 |
| 代理公司: | 成都天嘉专利事务所(普通合伙) 51211 | 代理人: | 毛光军 |
| 地址: | 610000 四川省成都市*** | 国省代码: | 四川;51 |
| 权利要求书: | 查看更多 | 说明书: | 查看更多 |
| 摘要: | |||
| 搜索关键词: | 一种 lvds 节点 模块 | ||
1.一种LVDS节点模块,包括可编程器件模块和串行解串模块,其特征在于:还包括高速总线连接器(4),可编程器件模块包括FPGA芯片(1)和串口RS232(2),串口RS232(2)集成在可编程器件模块内,串口RS232(2)的输入端与FPGA芯片(1)的通用输出接口连接,串口RS232(2)的输出端与FPGA芯片(1)的通用输出接口连接;串行解串模块包括16:1 LVDS 串行器和 1:16 解串器的单芯片DS92LV16(3),16:1 LVDS 串行器和 1:16 解串器的单芯片DS92LV16(3)之间采用两条对偶线设立16 条双向点对点链路,可编程器件模块的通用输入接口与串行解串模块的输出端连接,可编程器件模块的通用输出接口与串行解串模块的输入端连接,高速总线连接器(4)分别与可编程器件模块和串行解串模块连接,需要处理的数据以差分信号的方式通过高速总线连接器(4)接入LVDS节点模块,单芯片DS92LV16(3)将输入进来的差分信号转换成适合FPGA芯片(1)处理的并行数据,并输入FPGA芯片(1),由FPGA芯片(1)完成数据协议的转换和处理,处理完的数据由FPGA芯片(1)回传给单芯片DS92LV16(3),再由单芯片DS92LV16(3)将处理后的数据经过内部转换,最后以差分信号的方式回传给用户,串口RS232(2)向FPGA芯片(1)发送命令或接收经FPGA芯片(1)处理后的并行数据,所述LVDS节点模块设置有安装孔。
2.根据权利要求1所述的一种LVDS节点模块,其特征在于:可编程器件模块的并行总线接口位宽为16bit,时钟速度为25MHz。
3.根据权利要求1所述的一种LVDS节点模块,其特征在于:串行解串模块的输入频率为30 MHz — 80 MHz。
4.根据权利要求1、2或3所述的一种LVDS节点模块,其特征在于:在LVDS节点模块的电路板外还设置有屏蔽盒。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于成都傅立叶电子科技有限公司,未经成都傅立叶电子科技有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/pat/books/201020627318.X/1.html,转载请声明来源钻瓜专利网。
- 上一篇:多媒体掌上无线电子点菜机
- 下一篇:一种节水的PET原料清洗流水线





