[实用新型]机械电子信号检测处理EDA综合实验箱无效
申请号: | 201020298301.4 | 申请日: | 2010-08-20 |
公开(公告)号: | CN201812417U | 公开(公告)日: | 2011-04-27 |
发明(设计)人: | 陈琳;潘海鸿;廖小平;秦刚年;黄朝伟;庞克中 | 申请(专利权)人: | 广西大学 |
主分类号: | G09B23/18 | 分类号: | G09B23/18 |
代理公司: | 暂无信息 | 代理人: | 暂无信息 |
地址: | 530004 广西*** | 国省代码: | 广西;45 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | |||
搜索关键词: | 机械 电子 信号 检测 处理 eda 综合 实验 | ||
1.一种机械电子信号检测处理EDA综合实验箱,其特征在于:它至少包括FPGA/CPLD核心模块、DAC模块、DI/DO模块、Encoder模块和底板;所述底板包括FPGA/CPLD核心模块插槽接口、DAC模块插槽接口、DI/DO模块插槽接口、Encoder模块插槽接口、DSP总线扩展接口、ARM总线扩展接口、KB/LED接口;所述FPGA/CPLD核心模块、DAC模块、DI/DO模块、Encoder模块各自独立,通过插槽接口搭建在底板上;所述模块之间通过底板插槽和底板上各模块的信号线相连接;所述FPGA/CPLD核心模块至少由第一FPGA/CPLD模块和第二FPGA/CPLD模块组成,所述第一FPGA/CPLD模块和第二FPGA/CPLD模块通过IO管脚连接;所述第二FPGA/CPLD模块输出端和DAC模块输入端连接;所述DI/DO模块和第二FPGA/CPLD模块连接;所述Encoder模块和第二FPGA/CPLD模块连接;所述ARM总线扩展接口的一端和第一FPGA/CPLD模块连接,另一端可以和外设ARM嵌入式教学实验箱连接;所述DSP总线扩展接口的一端和第一FPGA/CPLD模块连接,另一端可以和外设DSP教学实验箱连接;所述KB/LED接口的一端和第一FPGA/CPLD模块连接,另一端可以和外设键盘/LED连接;所述DAC模块、DI/DO模块、Encoder模块通过各种模块上的总线接口与外设连接。
2.根据权利要求1所述的机械电子信号检测处理的EDA综合实验箱,其特征在于:所述FPGA/CPLD核心模块,至少由第一FPGA/CPLD模块和第二FPGA/CPLD模块组成;每个FPGA/CPLD模块都有一块FPGA/CPLD芯片、独立的电源芯片、独立的晶振、复位电路、JTAG/AS下载端口;独立的电源芯片、独立的晶振、复位电路、JTAG/AS下载端口都和FPGA/CPLD芯片连接。
3.根据权利要求1所述的机械电子信号检测处理的EDA综合实验箱,其特征在于:所述DAC模块,至少由第一DAC模块和第二DAC模块组成;每一DAC模块主要由16bit高速数模转换芯片构成的数模转换电路、电流信号转电压信号电路、增益调节电路、单端差分转换电路、输出限幅电路和输出接口电路组成;所述数模转换电路和电流信号转电压信号电路连接,电流信号转电压信号电路和增益调节电路连接,增益调节电路和单端差分转换电路连接,单端差分转换电路和输出限幅电路连接,输出限幅电路和输出接口电路连接。
4.根据权利要求1所述的机械电子信号检测处理的EDA综合实验箱,其特征在于:所述Encoder模块,由与编码器信号线连接的信号接口电路、差分单端信号转换电路、高速光耦隔离电路、反向施密特触发器和与第二FPGA/CPLD模块连接的信号接口电路组成;所述与编码器信号线连接的信号接口电路和差分单端信号转换电路连接;差分单端信号转换电路和高速光耦隔离电路连接;高速光耦隔离电路和反向施密特触发器连接;反向施密特触发器和与第二FPGA/CPLD模块连接的信号接口电路连接。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于广西大学,未经广西大学许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/pat/books/201020298301.4/1.html,转载请声明来源钻瓜专利网。
- 上一篇:一种教学试验用汽车时速表
- 下一篇:滑块配对答题教具