[实用新型]一种DSP芯片在烧写过程中的CPU复位防止电路有效
申请号: | 201020236167.5 | 申请日: | 2010-06-24 |
公开(公告)号: | CN201828797U | 公开(公告)日: | 2011-05-11 |
发明(设计)人: | 王玉梅 | 申请(专利权)人: | 王玉梅 |
主分类号: | G05B19/042 | 分类号: | G05B19/042;G06F11/00 |
代理公司: | 西安新思维专利商标事务所有限公司 61114 | 代理人: | 黄秦芳 |
地址: | 710075 陕西省西安*** | 国省代码: | 陕西;61 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | |||
搜索关键词: | 一种 dsp 芯片 过程 中的 cpu 复位 防止 电路 | ||
技术领域
本实用新型涉及一种CPU复位防止电路,具体指一种DSP芯片在烧写过程中的CPU复位防止电路。
背景技术
TI公司TMS320F281x系列DSP芯片在设计过程中,其中擦除过程中不能复位DSP芯片,否则芯片会自动将加密位全部写成0,造成芯片锁死,不能再烧写程序;而对于需要外部加“看门狗”电路,尤其是对用DSP来“喂狗”的用户来说,此种增加“看门狗”在烧写程序时使用常规以下两种方式解决:
1、烧写程序时先不焊接 “看门狗”,等程序烧写完成,调试没有问题后再加上硬件“看门狗”;但这种方式的缺点是当调试后的硬件电路需要重新烧写程序时,需要将 “看门狗”去掉,再次重新烧写程序。
2、在上面方法的基础上,将“看门狗”的复位端和DSP芯片复位端之间使用跳线设计,用跳线来决定是否启用“看门狗”;这种方式虽然解决了直接去掉 “看门狗”的麻烦,使用比较方便,但对于其所应用的产品却不方便拆卸。
综上所述,采用常规方式烧写程序存在问题是:过程麻烦,同时费时费力,影响工作效率。
发明内容
本实用新型要解决的技术问题是提供一种DSP芯片在烧写过程中的CPU复位防止电路,通过将烧写过程中的JTAG接口上的“喂狗”信号和运行时DSP芯片的“喂狗”信号进行自动切换,以解决DSP芯片在烧写过程中,采用现有常规方式过程麻烦、费时费力,影响工作效率的问题。
为解决上述技术问题,本实用新型采用的技术方案为:一种DSP芯片在烧写过程中的CPU复位防止电路,包括“看门狗”,CPU和JTAG接口端,“看门狗”输出的复位信号与CPU电连接,其特征在于:还包括异或逻辑控制器,异或逻辑控制器分别接收来自与其连接的CPU和JTAG接口端的“喂狗”信号后,将“喂狗”信号异或处理后再输入到与其连接的“看门狗”。
上述异或逻辑控制器采用的芯片U4型号为74LVC1G86,包括5个引脚,其中第1引脚和CPU 的芯片U2第3引脚相连接,第2引脚和JTAG接口端的芯片U3第3引脚相连接,第4引脚和 “看门狗”的芯片U4第4引脚相连接,第3引脚接地,第5引脚接+33V电源。
本实用新型采用的此种方式,由于DSP芯片烧写时使用的是JTAG接口,JTAG接口上有一个时钟信号,提供大约为10MHz的信号输出,在烧写过程中使用此信号来“喂狗”;同时,在烧写过程中,只要仿真器连接正常,就不会出现“看门狗”复位,要实现烧写过程中JTAG接口“喂狗”和运行时DSP芯片“喂狗”的自动切换,可将两个信号进行异或逻辑处理,只要其中一个信号存在, “看门狗”就不会产生复位,因此,本实用新型通过增加一个异或逻辑控制器,通过异或逻辑控制器将两个“喂狗”信号进行异或处理,使其始终有一个信号存在,防止烧写过程中复位现象的发生。
附图说明
图1是实用新型原理框图。
图2是实用新型电路原理图。
图中,1-“看门狗”,2-CPU,3-JTAG接口端,4-异或逻辑控制器。
具体实施方式
下面结合附图对本实用新型进行具体描述。
参见图1,本实用新型的CPU复位防止电路,包括 “看门狗” 1、CPU 2、JTAG接口端3和异或逻辑控制器4,所说的 “看门狗” 1将CPU 2和JTAG接口端3相连接,其中,异或逻辑控制器4要分别接受来自CPU 2输出的DSP“喂狗”信号和JTAG接口端输出3的JTAG “喂狗”信号后,并将两个“喂狗”信号异或逻辑后将其中一个“喂狗”信号再输入到“看门狗”,使 “看门狗”不会产生“喂狗”复位信号到CPU,防止烧写过程的CPU复位。
参见图2,在本实用新型中,所说 “看门狗” 1采用的芯片U5为MAX823,包括5个引脚,第1引脚为复位输出引脚,其中第4引脚为“喂狗”引脚;异或逻辑控制器4采用芯片U4为74LVC1G86,包括5个引脚;CPU 2采用芯片U1和芯片U2,芯片U1为TMS320F2812,包括163个引脚,芯片U2为74LV245,包括20个引脚,芯片U1的第93引脚与芯片U2的第17引脚相连接;JTAG接口端3由JTAG接口和芯片U3组成, JTAG接口包括14个引脚,其中第2引脚、第13引脚、第14引脚和CPU 2相对应连接,而芯片U3型号为74LV08,包括14个引脚,其第3引脚、第6引脚、第8引脚、第12~13引脚和CPU 2相对应连接。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于王玉梅,未经王玉梅许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/pat/books/201020236167.5/2.html,转载请声明来源钻瓜专利网。
- 上一篇:一种多功能相干仪
- 下一篇:通信线缆接头密封保护盒