[实用新型]一种新型防雷盒电路无效
| 申请号: | 201020154673.X | 申请日: | 2010-03-21 |
| 公开(公告)号: | CN201813154U | 公开(公告)日: | 2011-04-27 |
| 发明(设计)人: | 姜俊旗 | 申请(专利权)人: | 姜俊旗 |
| 主分类号: | H02H9/04 | 分类号: | H02H9/04 |
| 代理公司: | 暂无信息 | 代理人: | 暂无信息 |
| 地址: | 528200 广东省*** | 国省代码: | 广东;44 |
| 权利要求书: | 查看更多 | 说明书: | 查看更多 |
| 摘要: | |||
| 搜索关键词: | 一种 新型 防雷 电路 | ||
技术领域:
本实用新型属于电子技术领域,涉及通信防雷电路。
技术背景:
长距离连线的电子装置,如果处于雷区极易由于雷电感应产生的浪涌,尤其雷电感应产生的广谱无线电波,使连线成为良好的接收天线,由于是两根线,因此将产生共模干扰信号,信号强度可达数千伏,接地电容极易被击穿,同时两根电线对地的瞬间阻抗不同而产生高达3000伏的差模电压,可轻松击穿驱动电源的整流二极管和线路板不同极性电极间的电气间隙。因此在设计时必须加入防雷装置。
目前广泛使用的防雷盒基本利用防雷管连接电路,成本较高,而本装置采用双瞬态电压抑制二极管,通过并接使其达到防雷管同样的防雷效果,同时不会应为一个瞬态电压抑制二极管失效而是整个电路失去防雷保护。
实用新型内容:
本实用新型是为了防止电子装置在受到雷电感应产生的浪涌等异常强大电流、电压的袭击时而损毁电子设备一种防雷盒。
本实用新型采取的技术方案是:采用双瞬态电压抑制二极管并接在输入信号线的两端,由于并口是与计算机同信的端口,因此同时两路信号进入并口,经过并口的数据读取,在所有通信中必须形成环路,并口数据输出到终端线路两头。
具体特征是:本电路具有8路信号的输入输出,第一路信号经过Port11,Port12输入经过并接的两个瞬态电压抑制二极管VD1-1、VD1-2,分别进入并 据读取,信号经由端脚13和25输出到终端t8。
附图说明:
附图1本实用新型电路原理图
具体实施方式:
实施方式:
本电路具有8路信号的输入输出,第一路信号经过Port11,Port12输入经过并接的两个瞬态电压抑制二极管VD1-1、VD1-2,分别进入并口J1的端脚1和14,信号进入计算机,经过数据读取,信号经由端脚2和14输出到终端t1。
第二路信号经过Port21,Port22输入经过并接的两个瞬态电压抑制二极管VD3-1、VD3-2,分别进入并口J1的端脚3和15,信号进入计算机,经过数据读取,信号经由端脚3和16输出到终端t2。
第三路信号经过Port31,Port32输入经过并接的两个瞬态电压抑制二极管VD5-1、VD5-2,分别进入并口J1的端脚5和17,信号进入计算机,经过数据读取,信号经由端脚5和18输出到终端t3。
第四路信号经过Port41,Port42输入经过并接的两个瞬态电压抑制二极管VD7-1、VD7-2,分别进入并口J1的端脚6和19,信号进入计算机,经过数据读取,信号经由端脚7和19输出到终端t4。
第五路信号经过Port51,Port52输入经过并接的两个瞬态电压抑制二极管VD2-1、VD2-2,分别进入并口J1的端脚8和20,信号进入计算机,经过数据读取,信号经由端脚8和21输出到终端t5。
第六路信号经过Port61,Port62输入经过并接的两个瞬态电压抑制二极管VD4-1、VD4-2,分别进入并口J1的端脚9和22,信号进入计算机,经过数据读取,信号经由端脚10和22输出到终端t6。
口J1的端脚1和14,信号进入计算机,经过数据读取,信号经由端脚2和14输出到终端t1。
第二路信号经过Port21,Port22输入经过并接的两个瞬态电压抑制二极管VD3-1、VD3-2,分别进入并口J1的端脚3和15,信号进入计算机,经过数据读取,信号经由端脚3和16输出到终端t2。
第三路信号经过Port31,Port32输入经过并接的两个瞬态电压抑制二极管VD5-1、VD5-2,分别进入并口J1的端脚5和17,信号进入计算机,经过数据读取,信号经由端脚5和18输出到终端t3。
第四路信号经过Port1,Port42输入经过并接的两个瞬态电压抑制二极管VD7-1、VD7-2,分别进入并口J1的端脚6和19,信号进入计算机,经过数据读取,信号经由端脚7和19输出到终端t4。
第五路信号经过Port51,Port52输入经过并接的两个瞬态电压抑制二极管VD2-1、VD2-2,分别进入并口J1的端脚8和20,信号进入计算机,经过数据读取,信号经由端脚8和21输出到终端t5。
第六路信号经过Port61,Port62输入经过并接的两个瞬态电压抑制二极管VD4-1、VD4-2,分别进入并口J1的端脚9和22,信号进入计算机,经过数据读取,信号经由端脚10和22输出到终端t6。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于姜俊旗,未经姜俊旗许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/pat/books/201020154673.X/2.html,转载请声明来源钻瓜专利网。
- 上一篇:一种用于玻璃厚度检测的光学系统
- 下一篇:编码型尺子





