[实用新型]可编程多回路时间控制器有效
| 申请号: | 201020104979.4 | 申请日: | 2010-01-26 |
| 公开(公告)号: | CN202008587U | 公开(公告)日: | 2011-10-12 |
| 发明(设计)人: | 胡志兴;胡志林;张彭春;洪全标;廖君德;李永方 | 申请(专利权)人: | 欣灵电气股份有限公司 |
| 主分类号: | G05B19/02 | 分类号: | G05B19/02 |
| 代理公司: | 暂无信息 | 代理人: | 暂无信息 |
| 地址: | 325604 *** | 国省代码: | 浙江;33 |
| 权利要求书: | 查看更多 | 说明书: | 查看更多 |
| 摘要: | |||
| 搜索关键词: | 可编程 回路 时间 控制器 | ||
1.一种可编程多回路时间控制器,其特征在于:包括CPU主控单元、电源单元、总延时时间设置电路、至少一路分路延时时间设置电路、总回路继电器输出电路,至少一路分路继电器输出电路和数显电路,所述的总延时时间设置和分路延时时间设置电路的输出端与所述的CPU主控单元的I/O口相连接,所述的总回路继电器输出电路、分路继电器输出电路和数显电路的控制端与所述的CPU主控单元的I/O口相连接。
2.根据权利要求1所述的可编程多回路时间控制器,其特征在于:可编程多回路时间控制器还包括数据存储电路,与CPU主控单元的I/O口连接。
3.根据权利要求2所述的可编程多回路时间控制器,其特征在于:可编程多回路时间控制器还包括复位电路和暂停电路,其输出端与所述CPU主控单元的I/O口连接。
4.根据权利要求1或2或3所述的可编程多回路时间控制器,其特征在于:所述的数显电路包括总延时时间数显电路、分路延时时间数显电路,其控制端与所述的CPU主控单元的I/O口连接。
5.根据权利要求1或2或3所述的可编程多回路时间控制器,其特征在于:可编程多回路时间控制器还包括时基设置电路,其输出端与所述CPU主控单元的I/O口连接。
6.根据权利要求4所述的可编程多回路时间控制器,其特征在于:可编程多回路时间控制器还包括时基设置电路,其输出端与所述CPU主控单元的I/O口连接。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于欣灵电气股份有限公司,未经欣灵电气股份有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/pat/books/201020104979.4/1.html,转载请声明来源钻瓜专利网。





