[发明专利]串行电压标识通信中的数据协商有效
| 申请号: | 201010618413.8 | 申请日: | 2010-12-22 |
| 公开(公告)号: | CN102270032A | 公开(公告)日: | 2011-12-07 |
| 发明(设计)人: | W·卡莱帕克;J·艾耶;E·斯坦福 | 申请(专利权)人: | 英特尔公司 |
| 主分类号: | G06F1/32 | 分类号: | G06F1/32 |
| 代理公司: | 上海专利商标事务所有限公司 31100 | 代理人: | 毛力 |
| 地址: | 美国加利*** | 国省代码: | 美国;US |
| 权利要求书: | 查看更多 | 说明书: | 查看更多 |
| 摘要: | |||
| 搜索关键词: | 串行 电压 标识 通信 中的 数据 协商 | ||
背景
计算机系统包括很多消耗大量功率的板载系统。在一些情形下,用户可能使用计算机系统执行某些任务,这些任务并不需要利用每个板载系统或者并不需要每个板载系统以全功率运行。在这种情形下,计算机系统可能希望通过将来自处理器的信号发送到与特定板载系统相关联的调压器来降低该特定板载系统的功率。
在常规计算机系统中,每个调压器必须被配置成以处理器预先确定的设定频率与处理器通信。例如,如果处理器被配置成在25MHz的频率下通信,那么每个调压器必须以25MHz通信。如果调压器不能以处理器的预先确定的频率通信,那么该调压器将不能与板载处理器通信。
附图说明
图1示出根据某些实施例的系统。
图2示出根据某些实施例的方法。
图3示出根据某些实施例的系统。
图4示出根据某些实施例的分组。
图5是根据某些实施例的信号的时序图。
图6是根据某些实施例的信号的时序图。
具体实施方式
现在参见图1,图中示出系统100的一个实施例。系统100可包括处理器101(例如,中央处理单元或集成电路)、多个调压器102/103/104/105、开漏串行电压标识(SVID)数据总线106、SVID时钟总线107和开漏警报总线108。在一些实施例中,调压器102/103/104/105可包括耦合到SVID数据总线106、SVID时钟总线107和警报总线108的任何从属设备。
处理器101可经由SVID数据总线106、SVID时钟总线107和警报总线108电耦合到多个调压器102/103/104/105中的每一个。如其名称所示,SVID数据总线106和SVID时钟总线107可助于处理器101与多个调压器102/103/104/105之间的串行通信。在图1的一些实施例中,多个调压器102/103/104/105中的第一个调压器可在与该多个调压器102/103/104/105中的第二个调压器不同的频率下与处理器101通信。例如,调压器VR-0102可在25MHz与处理器101通信,而调压器VR-1 103可在22MHz与处理器101通信。
现在参见图2,图中示出方法200的一个实施例。根据一些实施例,方法200可助于同一串行总线上集成电路与具有不同的最大通信速度的调压器之间的通信。方法200可由诸如但并不限于图1的系统之类的系统来执行。在201处,通信可在与多个调压器电耦合的集成电路处发起。通信可经由SVID数据总线(例如互连)发起,并且发起通信可包括将SVID总线协议分组的第一位驱动(例如设置)至第一状态(例如零)。在一些实施例中,集成电路可包括计数器,并且发起通信可进一步包括初始化计数器(例如,将计数器置零)。
在一些实施例中,在集成电路将计数器重置为零后,集成电路可将SVID总线协议分组的第一位驱动至第一状态(例如0)并开始递增计数器。例如,现在参见图4,集成电路可开始发送39位的协议分组,该分组包括两个起始位、一个数据协商位和36位的数据帧。集成电路可驱动并使第一位在第一状态保持与集成电路的数据率相关联的一段时间,然后等待直至与集成电路耦合的每个调压器将第一位驱动到第二状态(例如1)。在一些实施例中,集成电路可将SVID数据总线上的第一位释放到第二状态。
为了说明起见,并且为了有助于理解本说明书中的特征,现在将介绍一个实例。该实例并不旨在限制权利要求的范围。例如,参见图1,处理器101可支持25MHz的最大数据率,VR-0 102可与处理器101以25MHz通信,VR-1 103可与处理器以22MHz通信,VR-2 104可与处理器以20MHz通信,并且VR-3105可与处理器以15MHz通信。包括计数器的处理器101可将计数器置零。以25MHz的数据率通信的处理器101可通过将SVID总线协议分组的第一位驱动至低(例如,将SVID数据总线设置为低)在SVID数据总线上发起该协议分组,并且响应于将该位驱动至低,每个调压器VR-0/VR-1/VR-2/VR-3可使SVID数据总线在与其特定数据率相关联的一段时间内保持为低。处理器101可使SVID数据总线在与25MHz(即,1/25μs是与对应于25MHz的信号周期相等的一段时间)相关联的一段时间内保持为低。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于英特尔公司,未经英特尔公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/pat/books/201010618413.8/2.html,转载请声明来源钻瓜专利网。
- 上一篇:一种流式重复数据检测方法
- 下一篇:控制超导磁悬浮转子平衡的装置





