[发明专利]半导体装置以及移位寄存器电路无效

专利信息
申请号: 201010243700.5 申请日: 2008-02-13
公开(公告)号: CN101894589A 公开(公告)日: 2010-11-24
发明(设计)人: 宮山隆;飞田洋一;村井博之;森成一郎 申请(专利权)人: 三菱电机株式会社
主分类号: G11C19/28 分类号: G11C19/28
代理公司: 中国专利代理(香港)有限公司 72001 代理人: 闫小龙;高为
地址: 日本*** 国省代码: 日本;JP
权利要求书: 查看更多 说明书: 查看更多
摘要:
搜索关键词: 半导体 装置 以及 移位寄存器 电路
【权利要求书】:

1.一种半导体装置,具有在预定的第一节点和第二节点之间串联地连接并且控制电极相互连接的多个第一晶体管,其特征在于,

将上述多个第一晶体管间的各个连接节点作为第三节点,

从上述第一~第三节点以及上述控制电极分别成为比上述多个第一晶体管的阈值电压高的H电平的状态,变化为上述第一以及第二节点仍为H电平、上述控制电极的电位成为比上述阈值电压低的L电平时,与此对应地,上述第三节点的电平也下降到L电平,

作为使上述第三节点的电平下降的单元,还具有二极管,该二极管连接在上述控制电极和上述第三节点之间,将上述控制电极侧作为阴极,将上述第三节点侧作为阳极。

2.一种半导体装置,具有在预定的第一节点和第二节点之间串联地连接并且控制电极相互连接的多个第一晶体管,其特征在于,

将上述多个第一晶体管间的各个连接节点作为第三节点,

从上述第一~第三节点以及上述控制电极分别成为比上述多个第一晶体管的阈值电压高的H电平的状态,变化为上述第一以及第二节点仍为H电平、上述控制电极的电位成为比上述阈值电压低的L电平时,与此对应地,上述第三节点的电平也下降到L电平,

作为使上述第三节点的电平下降的单元,还具有第二晶体管,该第二晶体管连接在上述第一晶体管的上述控制电极和上述第三节点之间。

3.一种移位寄存器电路,其特征在于,

具有:输入端子,输出端子,第一时钟端子以及复位端子;将输入到上述第一时钟端子的第一时钟信号提供给上述输出端子的第一晶体管;使上述输出端子放电的第二晶体管;充电电路,根据输入到上述输入端子的输入信号,对上述第一晶体管的控制电极连接的第一节点进行充电;放电电路,根据输入到上述复位端子的复位信号,使上述第一节点放电,

上述充电电路包括串联地连接在上述第一节点和固定电位的电源端子之间并且控制电极都连接到上述输入端子上的多个第三晶体管,

还具有二极管,连接在上述多个第三晶体管间的各连接节点和上述输入端子之间,将上述输入端子侧作为阴极,将上述连接节点侧作为阳极。

4.一种移位寄存器电路,其特征在于,

具有:输入端子,输出端子,第一时钟端子以及复位端子;将输入到上述第一时钟端子的第一时钟信号提供给上述输出端子的第一晶体管;使上述输出端子放电的第二晶体管;充电电路,根据输入到上述输入端子的输入信号,对上述第一晶体管的控制电极连接的第一节点进行充电;放电电路,根据输入到上述复位端子的复位信号,使上述第一节点放电,

上述充电电路包括串联地连接在上述第一节点和固定电位的电源端子之间并且控制电极都连接到上述输入端子上的多个第三晶体管,

还具有第四晶体管,在上述多个第三晶体管间的各连接节点和上述输入端子之间,控制电极连接到上述第一时钟端子。

5.一种移位寄存器电路,其特征在于,

具有:第一以及第二输入端子、输出端子以及时钟端子;分别输入互补的第一以及第二电压信号的第一以及第二电压信号端子;第一晶体管,将输入到上述时钟端子的时钟信号提供给输出端子;使上述输出端子放电的第二晶体管;第一驱动电路,基于输入到上述第一输入端子的第一输入信号,将上述第一电压信号提供给上述第一晶体的管控制电极连接的第一节点;第二驱动电路,基于输入到上述第二输入端子的第二输入信号,将上述第二电压信号提供给上述第一节点;反相器,将上述第一节点作为输入端,将上述第二晶体管的控制电极连接的第二节点作为输出端,

上述第一驱动电路包括在上述第一节点和上述第一电压信号端子之间串联地连接并且控制电极都连接到上述第一输入端子的多个第三晶体管,

上述第二驱动电路包括在上述第一节点和上述第二电压信号端子之间串联地连接并且控制电极都连接到上述第二输入端子的多个第四晶体管,

切换上述第一以及第二电压信号的电平,由此,切换信号的移位方向,

还具有:

第一二极管,连接在上述多个第三晶体管间的各连接节点和上述第一输入端子之间,将上述第一输入端子侧作为阴极,将上述多个第三晶体管间的连接节点侧作为阳极;

第二二极管,连接在上述多个第四晶体管间的各连接节点和上述第二输入端子之间,将上述第二输入端子侧作为阴极,将上述多个第四晶体管间的连接节点侧作为阳极。

6.一种移位寄存器电路,其特征在于,

具有:第一以及第二输入端子、输出端子以及时钟端子;分别输入互补的第一以及第二电压信号的第一以及第二电压信号端子;第一晶体管,将输入到上述时钟端子的时钟信号提供给输出端子;使上述输出端子放电的第二晶体管;第一驱动电路,基于输入到上述第一输入端子的第一输入信号,将上述第一电压信号提供给上述第一晶体的管控制电极连接的第一节点;第二驱动电路,基于输入到上述第二输入端子的第二输入信号,将上述第二电压信号提供给上述第一节点;反相器,将上述第一节点作为输入端,将上述第二晶体管的控制电极连接的第二节点作为输出端,

上述第一驱动电路包括在上述第一节点和上述第一电压信号端子之间串联地连接并且控制电极都连接到上述第一输入端子的多个第三晶体管,

上述第二驱动电路包括在上述第一节点和上述第二电压信号端子之间串联地连接并且控制电极都连接到上述第二输入端子的多个第四晶体管,

切换上述第一以及第二电压信号的电平,由此,切换信号的移位方向,

还具有第五晶体管,在上述多个第三晶体管间的各连接节点和上述第一输入端子之间,控制电极连接到上述时钟端子;

还具有第六晶体管,在上述多个第四晶体管间的各连接节点和上述第二输入端子之间,控制电极连接到上述时钟端子。

下载完整专利技术内容需要扣除积分,VIP会员可以免费下载。

该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于三菱电机株式会社,未经三菱电机株式会社许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服

本文链接:http://www.vipzhuanli.com/pat/books/201010243700.5/1.html,转载请声明来源钻瓜专利网。

×

专利文献下载

说明:

1、专利原文基于中国国家知识产权局专利说明书;

2、支持发明专利 、实用新型专利、外观设计专利(升级中);

3、专利数据每周两次同步更新,支持Adobe PDF格式;

4、内容包括专利技术的结构示意图流程工艺图技术构造图

5、已全新升级为极速版,下载速度显著提升!欢迎使用!

请您登陆后,进行下载,点击【登陆】 【注册】

关于我们 寻求报道 投稿须知 广告合作 版权声明 网站地图 友情链接 企业标识 联系我们

钻瓜专利网在线咨询

周一至周五 9:00-18:00

咨询在线客服咨询在线客服
tel code back_top