[发明专利]总线传输装置和方法有效
申请号: | 201010238992.3 | 申请日: | 2010-07-26 |
公开(公告)号: | CN102339263A | 公开(公告)日: | 2012-02-01 |
发明(设计)人: | 郭道荣 | 申请(专利权)人: | 杭州华三通信技术有限公司 |
主分类号: | G06F13/38 | 分类号: | G06F13/38 |
代理公司: | 北京德琦知识产权代理有限公司 11018 | 代理人: | 王一斌;王琦 |
地址: | 310053 浙江省杭州市高新技术产业*** | 国省代码: | 浙江;33 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | |||
搜索关键词: | 总线 传输 装置 方法 | ||
1.一种总线传输装置,其特征在于,该总线传输装置包括:
一本地总线单元,其通过本地总线连接I2C主机;
分别对应不同速率模式的若干线路数据单元,对应每种速率模式的一个线路数据单元通过一路I2C总线与采用该速率模式的I2C设备相连;
核心处理单元,其在任意I2C设备初始化时,通过本地总线单元接收I2C主机针对该I2C设备的配置命令以及该I2C设备的速率模式、典型速率、设备地址,并依据配置命令记录该I2C设备的速率模式、典型速率、设备地址;在通过本地总线单元接收I2C主机针对任意I2C设备的读命令及对应的设备地址后,驱动该I2C设备的速率模式所对应的线路数据单元按照该I2C设备的典型速率和设备地址从该I2C设备读取数据、供I2C主机获取;在通过本地总线单元接收I2C主机针对任意I2C设备的写命令、待写入的数据、及对应的设备地址后,驱动该I2C设备的速率模式所对应的线路数据单元按照该I2C设备的典型速率和设备地址将待写入的数据写入该I2C设备。
2.如权利要求1所述的总线传输装置,其特征在于,
核心处理单元进一步缓存对应的线路数据单元以字节为单位所读取到的连续数据,每当缓存的数据达到预定逻辑页面大小、或读取数据完成时,通知I2C主机以逻辑页面为单位获取读取的数据;
核心处理单元进一步缓存来自I2C主机的待写入的连续数据,每当缓存的待写入的数据达到预定逻辑页面大小、或接收待写入的数据完成时,驱动对应的线路数据单元以字节为单位将该逻辑页面内的待写入的数据写入至I2C设备,且每完成一个逻辑页面的写入后通知I2C主机。
3.如权利要求2所述的总线传输装置,其特征在于,核心处理单元以中断上报的方式通知I2C主机以逻辑页面为单位获取读取的数据、以及通知I2C主机已完成一个逻辑页面的写入。
4.如权利要求3所述的总线传输装置,其特征在于,核心处理单元进一步依据配置命令,记录I2C主机提供的I2C设备的操作切换间隔、物理页面大小、页面间隔。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于杭州华三通信技术有限公司,未经杭州华三通信技术有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/pat/books/201010238992.3/1.html,转载请声明来源钻瓜专利网。