[发明专利]可实现节电的数通设备及其节电控制装置和方法有效
申请号: | 201010238621.5 | 申请日: | 2010-07-23 |
公开(公告)号: | CN102339122A | 公开(公告)日: | 2012-02-01 |
发明(设计)人: | 段琳;赵志宇;李星爽;钱嘉林 | 申请(专利权)人: | 杭州华三通信技术有限公司 |
主分类号: | G06F1/32 | 分类号: | G06F1/32 |
代理公司: | 北京德琦知识产权代理有限公司 11018 | 代理人: | 王一斌;王琦 |
地址: | 310053 浙江省杭州市高新技术产业*** | 国省代码: | 浙江;33 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | |||
搜索关键词: | 实现 节电 设备 及其 控制 装置 方法 | ||
技术领域
本发明涉及节电技术,特别涉及一种可实现节电的数通设备、以及一种节电控制装置和一种节电控制方法。
背景技术
数通设备(例如交换机、路由器等)作为网络架构的结点设备,组成了小到家庭式SOHO网络、大到Internet等各种数字通信网络,由于数字通信网络分布广、范围大,因而对数通设备实现有效的节电措施能够产生非常好的规模效应,从而较为显著地减少能耗、进而通过减少能耗而产生较为可观的经济效益。
现有技术中,数通设备的芯片级节电措施已经得到实际的应用,例如,数通设备的CPU芯片具有降频或者休眠模式,当CPU芯片处于不忙碌的状态时,可以进行降频或者进入休眠模式,从而有效减少该CPU芯片的耗电量。
此外,为了产生更优的节电效果,现有技术中还提供了数通设备的设备级节电措施,如图1所示,该数通设备包括一CPU模块(或称之为CPU小系统)、一接口模块、一物理层(PHY)模块、以及若干接口,其中,CPU模块中的CPU芯片作为数通设备的节电控制中枢,通过接口模块从物理层(PHY)模块监控各接口的状态,当各接口所连接的设备均关闭、即各接口均处于Down状态时,CPU芯片向接口模块发出节电控制信号,使接口模块进入休眠状态;CPU芯片还会根据各接口的情况选择降频或者进入休眠模式、并同时对其所在的CPU模块中的RAM芯片和ROM芯片发出节电控制信号,从而减少数通设备的耗电量、并降低数通设备运行时所产生的热能,同时还可延长数通设备的生命周期。
然而,现有技术中的上述设备级节电措施虽然能够产生一定程度的节电效果,但却存在如下问题:
1、上述设备级的节电措施仅适用于下行接口、而未针对上行接口产生节电效果。具体说,数通设备的各接口中,连接例如交换机、PC机等下级设备的接口为下行接口,连接例如交换机、路由器等上级设备的接口为上行接口,只要上级设备不关闭,则即便所有下行接口连接的下级设备均关闭,上行接口也仍然会处于Up状态、以实时准备作为IP接入口为连接下行接口的下级设备提供数据流量服务,由此就会产生不必要的耗电量、而且对CPU的节电效果也有一定的影响,从而使设备级节电措施不能达到最佳的设备级节电效果;此外,数通设备的上行接口持续处在Up状态,还会影响其上级设备实施节电措施,进而无法实现网络级别的节电控制,如图2所示,当交换机的所有下行接口所连接的PC机均关闭时,其连接路由器的上行接口仍处于Up状态,因而使得路由器的相应下行接口也处于Up状态、无法针对该相应下行接口采取节电措施,从而对路由器来说也无法达到最佳的节电效果。
2、作为节电控制中枢的CPU芯片无论是降频或者是进入休眠状态,都必须保持上电和监控,而CPU芯片本身的耗电量占到数通设备总耗电量的较大比例,因而现有技术中以CPU作为节电控制中枢的设备级节电措施不能达到最佳的设备级节电效果。
发明内容
有鉴于此,本发明提供了一种可实现节电的数通设备、以及一种节电控制装置和一种节电控制方法,能够提高节电效果。
本发明提供的一种可实现节电的数通设备,包括:
若干接口模块,每个接口模块分别通过对应的物理层模块连接该接口模块所对应的若干上行接口和/或若干下行接口;
CPU模块,该CPU模块中的CPU芯片通过总线连接所有接口模块;
以及,逻辑芯片,其通过对各物理层模块的自动检测获取各下行接口的状态;当任意接口模块所对应的所有接口均为下行接口并持续Down状态后,控制该接口模块进入节电状态;当数通设备的所有下行接口均持续Down状态后,控制上行接口所对应的接口模块进入节电状态、使上行接口被强置为Down状态;当任意Down状态的下行接口恢复Up状态后,控制该下行接口所对应的已进入节电状态的接口模块进入工作状态,并控制上行接口所对应的已进入节电状态的接口模块进入工作状态。
逻辑芯片进一步在数通设备的所有下行接口均持续Down状态后,控制CPU模块进入节电状态;并进一步在任意Down状态的下行接口恢复Up状态后,控制已进入节电状态的CPU模块进入工作状态。
该数通设备进一步包括:可对CPU模块中CPU芯片散热的风扇模块;
且,逻辑芯片进一步在数通设备的所有下行接口均持续Down状态后,控制风扇模块进入节电状态;并进一步在任意Down状态的下行接口恢复Up状态后,控制已进入节电状态的风扇模块进入工作状态。
所有对应接口均为下行接口的接口模块的节电状态包括休眠模式和断电,上行接口对应的接口模块的节电状态包括断电;
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于杭州华三通信技术有限公司,未经杭州华三通信技术有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/pat/books/201010238621.5/2.html,转载请声明来源钻瓜专利网。