[发明专利]数据转换装置、数据转换方法及数据转换系统有效
| 申请号: | 201010228492.1 | 申请日: | 2010-07-07 |
| 公开(公告)号: | CN101894519A | 公开(公告)日: | 2010-11-24 |
| 发明(设计)人: | 闫飞;刘宁;李统福;李亚奎 | 申请(专利权)人: | 深圳超多维光电子有限公司 |
| 主分类号: | G09G3/20 | 分类号: | G09G3/20;G06F3/14 |
| 代理公司: | 深圳市威世博知识产权代理事务所(普通合伙) 44280 | 代理人: | 丁建春;蔺显俊 |
| 地址: | 518053 广东省深圳市*** | 国省代码: | 广东;44 |
| 权利要求书: | 查看更多 | 说明书: | 查看更多 |
| 摘要: | |||
| 搜索关键词: | 数据 转换 装置 方法 系统 | ||
技术领域
本发明涉及一种数据转换装置、数据转换方法及数据转换系统,尤其涉及一种平板显示器用数据转换装置、数据转换方法及数据转换系统。
背景技术
扩展显示识别数据(extended display identification data,EDID)是VESA(video electronics standard association)提出的关于显示装置的确认和能力识别的标准格式数据,存储在显示装置中专用的EEROM存储器中,其包括可接收行场频范围、生产厂商、生产日期、产品序列号、产品型号、标准显示模式等参数等,以方便主机和显示装置按要求正常工作。对于平板显示器来说,这些相关信息包括显示装置的制造者、所能支持的数据接口和分辨率等。
现有技术中,主机需要预先读取显示装置的EDID以获得显示装置所需的信息。然后根据所读取的EDID对应输出显示装置所能接受的显示数据格式,才能使显示装置正常工作以显示所需内容。目前最常用的主机读取EDID的方法是通过两线式串行总线(inter-integrated circuit,IIC)接口,访问显示装置的EEROM存储器;同时根据所读取显示装置的EDID,对应将显示数据进行解压、转换、分发后传输至显示装置。当遇到主机连接到多个不同分辨率的显示装置时,主机的输出数据与对应的显示装置不匹配,由此导致图像质量不佳或者根本没有图像的缺陷。
现有技术中,有提供软件用于解决显示装置和主机之间的兼容性问题,然而此过程需要耗费较多的主机资源并带来较长的时间延迟。
发明内容
针对现有技术主机与显示装置数据传输时耗费主机资源比较多及时间延迟严重的问题,本发明提供一种有效节约主机资源且提高数据传输效率的数据转换装置。
同时本发明提供还一种采用该数据转换装置的数据转换系统。
一种数据转换装置,包括一LVDS数据包分解模块、一时序控制数据传输支路、一像素数据传输支路及一LVDS数据包生成模块,该LVDS数据包分解一LVDS数据包的时序控制数据和像素处理数据,该时序控制数据经由该时序控制数据传输支路传输至该LVDS数据包生成模块,该像素处理数据经由该像素数据传输支路传输至该LVDS数据包生成模块。
作为上述数据转换装置的进一步改进,该数据转换装置还包括一LVDS数据包接收模块,该LVDS数据包接收模块电性连接于该LVDS数据包分解模块,该LVDS数据包接收模块传输LVDS数据包至该LVDS数据包分解模块。
作为上述数据转换装置的进一步改进,该时序控制数据传输支路包括一时序检测电路,该时序检测电路电性连接于该LVDS数据包分解模块。
作为上述数据转换装置的进一步改进,该时序控制数据传输支路还包括一时序重构电路,该时序重构电路一端电性连接于该时序检测电路,其另一端电性连接于该LVDS数据包生成模块。
作为上述数据转换装置的进一步改进,该像素数据传输支路还包括一像素数据处理模块,该像素数据处理模块一端电性连接于该LVDS数据包分解模块,其另一端电性连接于该LVDS数据包生成模块。
作为上述数据转换装置的进一步改进,该数据转换装置还包括一LVDS数据包发送模块,该LVDS数据包生成模块接收该时序控制数据和像素处理数据,并生成新的LVDS数据包传输至该LVDS数据包发送模块。
一种数据转换系统,其包括一主机、一显示装置,以及上述数据转换装置。
一种数据转换方法,其包括如下步骤:提供一LVDS数据包;提供一LVDS数据包分解模块,该LVDS数据包分解模块接收该LVDS数据包,对应分解后传输LVDS数据包中的时序控制数据至一时序控制数据传输支路,以及传输LVDS数据包中的像素处理数据至一像素数据传输支路;提供一LVDS数据包生成模块,该时序控制数据传输支路传输时序控制数据至该LVDS数据包生成模块,该像素数据传输支路传输像素处理数据至该LVDS数据包生成模块,并生成新的LVDS数据包。
作为上述数据转换方法的进一步改进,该时序控制数据传输支路包括串接设置的一时序检测电路及一时序重构电路,该时序检测电路一端电性连接于该LVDS数据包分解模块,该时序重构电路一端电性连接于该LVDS数据包生成模块。
作为上述数据转换方法的进一步改进,该像素数据传输支路还包括一像素数据处理模块,该像素数据处理模块一端电性连接于该LVDS数据包分解模块,其另一端电性连接于该LVDS数据包生成模块。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于深圳超多维光电子有限公司,未经深圳超多维光电子有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/pat/books/201010228492.1/2.html,转载请声明来源钻瓜专利网。
- 数据显示系统、数据中继设备、数据中继方法、数据系统、接收设备和数据读取方法
- 数据记录方法、数据记录装置、数据记录媒体、数据重播方法和数据重播装置
- 数据发送方法、数据发送系统、数据发送装置以及数据结构
- 数据显示系统、数据中继设备、数据中继方法及数据系统
- 数据嵌入装置、数据嵌入方法、数据提取装置及数据提取方法
- 数据管理装置、数据编辑装置、数据阅览装置、数据管理方法、数据编辑方法以及数据阅览方法
- 数据发送和数据接收设备、数据发送和数据接收方法
- 数据发送装置、数据接收装置、数据收发系统、数据发送方法、数据接收方法和数据收发方法
- 数据发送方法、数据再现方法、数据发送装置及数据再现装置
- 数据发送方法、数据再现方法、数据发送装置及数据再现装置





