[发明专利]时钟信号检测装置有效
申请号: | 201010199681.0 | 申请日: | 2010-06-08 |
公开(公告)号: | CN101882924A | 公开(公告)日: | 2010-11-10 |
发明(设计)人: | 旷章曲;陈杰;刘志碧 | 申请(专利权)人: | 北京思比科微电子技术股份有限公司 |
主分类号: | H03K5/19 | 分类号: | H03K5/19;H03K5/135 |
代理公司: | 北京凯特来知识产权代理有限公司 11260 | 代理人: | 郑立明;赵镇勇 |
地址: | 100085 北京市海*** | 国省代码: | 北京;11 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | |||
搜索关键词: | 时钟 信号 检测 装置 | ||
技术领域
本发明涉及一种检测外部输入时钟信号频率的技术,尤其涉及一种时钟信号检测装置。
背景技术
受益于半导体工艺快速发展,集成电路尺寸越来越小。随着集成电路尺寸的进一步减小,集成电路尺寸将受制于集成电路管脚数(PIN)。因此,需要减小集成电路管脚数,从而缩小集成电路尺寸。时钟产生电路因其建构简单,易于集成和种类繁多等特点而被广泛应用在多种集成电路中。因此,对时钟电路部分进行优化改进,从而拓展时钟电路功能,减小集成电路尺寸,对该领域内的技术发展具有广泛的实用性。目前,集成电路的时钟输入信号和关闭信号(power down)分别由时钟信号管脚和关闭信号管脚输入。
现有技术中的时钟信号检测装置,其结构包括外部时钟信号检测单元、执行单元、和使能单元,能够通过外部时钟信号对结构内充放电,并根据充放电电压产生使能信号。当充放电电压最大值小于阈值,或当充放电电压最小值大于阈值时,该关闭信号产生并向外输出。
上述现有技术至少包含以下缺点:
若在集成电路中将时钟输入信号和关闭信号作为独立的管脚,不利于减小集成电路管脚数,从而缩小尺寸、降低成本。
使用上述现有技术中的装置,通过时钟输入信号产生的充放电电压与阈值进行比较产生关闭信号,虽然能够减少管脚数量,但在其结构中对时钟停止波动的时刻有严格的要求。若使用充放电电压最大值小于阈值时产生关闭信号的装置和方法,根据其结构特点,时钟波动停止的时刻必需在其时钟为低电平的时刻,即时钟波动稳定时,最后一个时钟周期已经结束,否则在新的时钟信号到达之前,充电电压的最大值将始终保持在小于阈值的状态,这个结果与预期不相符,将产生错误的使能信号。若使用充放电电压最小值大于阈值时产生关闭信号的装置和方法,根据其结构特点,时钟波动停止的时刻必需在其时钟为高电平的时刻,即时钟波动稳定时,最后一个时钟周期未结束,否则在新的时钟信号到达之前,充电电压的最小值将始终保持在大于阈值的状态,这个结果与预期不相符,将产生错误的使能信号。但在实际应用中,时钟波动的停止时刻根据不同的装置特点和应用方式,其有时停止在时钟为高电平状态,有时停止在时钟为低电平状态。因此,对时钟波动停止时刻的状态进行硬性的规定往往在实际应用中产生错误。
发明内容
本发明的目的是提供一种能减小集成电路管脚数,从而缩小尺寸、降低成本的时钟信号检测装置。
本发明的目的是通过以下技术方案实现的:
本发明的时钟信号检测装置,该装置包括:
时钟信号检测模块,该模块包括电容和至少两个开关,用于检测输入的时钟信号,并根据时钟信号开启或闭合所述开关;
电压产生模块,用于接收来自时钟信号检测模块输出的电压,并根据所述开关的开启闭合状态进行电压充放电;
输出模块,用于输出所述时钟信号检测模块与电压产生模块连接节点的电压信号。
由上述本发明提供的技术方案可以看出,本发明所述的时钟信号检测装置,由于该装置包括时钟信号检测模块、电压产生模块、输出模块,通过检测时钟信号产生控制信号,拓展集成电路时钟信号的功能,使得输入时钟信号在作为集成电路的时钟信号的同时,也是集成电路的关闭信号(power down)。从而删除集成电路关闭信号管脚,减少集成电路管脚数目,从而缩小尺寸、降低成本,并且能够实现时钟信号停止波动时刻时钟的状态不影响关闭信号的产生。
附图说明
图1是本发明时钟信号检测装置的结构示意图;
图2是本发明具体实施例的工作时序图。
具体实施方式
本发明的时钟信号检测装置,其较佳的具体实施方式如图1所示,该装置包括:
时钟信号检测模块,该模块包括电容和至少两个开关,用于检测输入的时钟信号,并根据时钟信号开启或闭合所述开关;
电压产生模块,用于接收来自时钟信号检测模块输出的电压,并根据所述开关的开启闭合状态进行电压充放电;
输出模块,用于输出所述时钟信号检测模块与电压产生模块连接节点的电压信号。
所述时钟信号检测模块中的电容与一个开关为并行连接,与另一个开关为串行连接;
两个开关接收的控制信号为相反的控制信号,且两个开关中至少有一个接收的控制信号为时钟信号;
所述时钟信号检测模块接收到时钟信号时,所述两个开关的开启闭合状态相反。
所述电压产生模块包括并行联接的电阻和电容,电压产生模块与时钟信号检测模块串行连接。
所述输出模块包括所述时钟信号检测模块与电压产生模块连接的节点和连接该节点的电压放大整形装置。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于北京思比科微电子技术股份有限公司,未经北京思比科微电子技术股份有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/pat/books/201010199681.0/2.html,转载请声明来源钻瓜专利网。