[发明专利]一种双输入运算放大器共享的余量增益放大电路有效
| 申请号: | 201010191621.4 | 申请日: | 2010-06-03 |
| 公开(公告)号: | CN101860335A | 公开(公告)日: | 2010-10-13 |
| 发明(设计)人: | 尹睿;唐长文 | 申请(专利权)人: | 复旦大学 |
| 主分类号: | H03G3/20 | 分类号: | H03G3/20;H03F3/45 |
| 代理公司: | 上海正旦专利代理有限公司 31200 | 代理人: | 陆飞;盛志范 |
| 地址: | 20043*** | 国省代码: | 上海;31 |
| 权利要求书: | 查看更多 | 说明书: | 查看更多 |
| 摘要: | |||
| 搜索关键词: | 一种 输入 运算放大器 共享 余量 增益 放大 电路 | ||
1.一种双输入运算放大器共享的余量增益放大电路,其特征在于,包括:
开关内置的双差分输入对运算放大器电路,被两个相邻两级余量增益放大电路共享使用,用于放大并保持输入信号,供量化和采样;
外部控制时钟,包括双相交叠时钟,双相非交叠时钟,以及各时钟的延时时钟,控制整个电路中各个开关的导通和关断。
2.根据权利要求1所述的双输入运算放大器共享的余量增益放大电路,其特征在于,其具体构成为:
开关内置的双差分输入对运算放大器电路(400),用于将采样电容上保存的电压信号,放大至两倍增益,并供下一级或后续电路进行采样和量化;
第一子模数转换电路(110),用于将第一级的输入差分信号(211、212)进行量化,并将量化结果经处理后传递给第一子数模混合电路(120);
第二子模数转换电路(140),用于将第一级的输出差分信号(205、206)进行量化,并将量化结果经处理后传递给第二子数模混合电路(150);
第一子数模混合电路(120),用于接收第一子模数转换电路(110)的控制信号,产生不同的电压信号施加在第一电容(261)、第二电容(262)相应端口,完成加法或减法或保持不变的操作;
第二子数模混合电路(150),用于接收第二子模数转换电路(140)的控制信号,产生不同的电压信号施加在第五电容(265)、第六电容(266)相应端口,完成加法或减法或保持不变的操作;
第一电容(261)、第二电容(262)、第三电容(263)、第四电容(264)组成第一级采样和反馈电容;第五电容(265)、第六电容(266),第七电容(267)、第八电容(268)组成第二级采样和反馈电容;第一级采样和反馈电容用于对第一级的输入差分信号(211、212)进行采样和放大,供第二级的采样和反馈电容进行采样;
第二级采样和反馈电容,用于对第一级输出差分信号(205、206)进行采样和放大,供后续电路进行采样;
第一-第十六开关(231、232、233、234、235、236、237、238、239、240、241、242、234、244、245、246),分别由相应的时钟控制信号Φ1、Φ2、Φ1D、Φ2D控制,当时钟控制信号为高电平时,第一-第十六开关(231、232、233、234、235、236、237、238、239、240、241、242、234、244、245、246)导通,当时钟控制信号为低电平时,第一-第十六开关(231、232、233、234、235、236、237、238、239、240、241、242、234、244、245、246)关断,完成信号的传递;
共模输入电压(215),用于在两对运算放大器差分输入对管(401、402和403、404)非使能状态下栅极电压的复位。
3.根据权利要求2所述的双输入运算放大器共享的余量增益放大电路,其特征在于,
所述的双输入运算放大器电路(400),采用主运算放大器(500)、第一辅助增益自举运算放大器(410)和第二辅助增益自举运算放大器(420),实现高增益和高带宽;主运算放大器采用两对差分输入对管(401和402、403和404),各个输入管(401、402、403、404)均通过串联的开关(405、406、407、408)控制,当对应的控制开关(405、406)或控制开关(407、408)打开时,输入对管(401、402)或输入对管(403、404)工作,当对应的控制开关(405、406)或控制开关(407、408)关闭时,输入对管(401、402)或输入对管(403、404)不工作,并将输入管栅极连接至共模输入电压(215),差分输入对管(401、402)供共享运算放大器的第一级余量增益放大电路,差分输入对管(403、404)供第二级余量增益放大电路使用;两对差分输入对管(401和402、403和404)分别由双相交叠的时钟Φ1Dn和Φ2Dn控制。
4.根据权利要求3所述的双输入运算放大器共享的余量增益放大电路,其特征在于,所述的外部控制时钟,通过逻辑电路的控制和延时,产生若干组时钟,包括双相非交叠时钟Φ1和Φ2,将双相非交叠时钟延时的产生的延时双相非交叠时钟Φ1D和Φ2D,将延时双相非交叠时钟反相产生的延时双相交叠时钟Φ1Dn和Φ2Dn,以及其他所需要的时钟。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于复旦大学,未经复旦大学许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/pat/books/201010191621.4/1.html,转载请声明来源钻瓜专利网。
- 上一篇:射频收发器及其相关无线通信装置
- 下一篇:一种用于静电支承系统的高压放大器





