[发明专利]适用于微处理器的装置及方法有效
申请号: | 201010185586.5 | 申请日: | 2010-05-19 |
公开(公告)号: | CN101887358A | 公开(公告)日: | 2010-11-17 |
发明(设计)人: | 汤玛斯·C·麦当劳 | 申请(专利权)人: | 威盛电子股份有限公司 |
主分类号: | G06F9/30 | 分类号: | G06F9/30;G06F9/38 |
代理公司: | 北京市柳沈律师事务所 11105 | 代理人: | 钱大勇 |
地址: | 中国台*** | 国省代码: | 中国台湾;71 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | |||
搜索关键词: | 适用于 微处理器 装置 方法 | ||
技术领域
本发明是有关微处理器领域,特别是关于从一种具有可变长度指令的指令集架构的微处理器的指令字节串流中取得指令。
背景技术
微处理器包含一或多个执行单元,用以进行实际的指令执行。超纯量(superscalar)微处理器可于每一时钟周期内发出多个指令至各个执行单元,因而得以增进总处理能力或增进每一时钟周期内的平均指令。然而,微处理器管线上端的指令提取及解码功能必须以有效率的速度来提供一指令串流给执行单元,藉以有效地使用执行单元及增进总处理能力。x86架构由于其指令长度并非固定,因此使得此工作更加困难,在此架构下,其每一指令的长度是变动的,此将于以下详述。因此,x86微处理器必须包含很多的逻辑电路以处理进来的指令字节串流,以决定指令的开始及结束位置。因此,必须增进x86微处理器解析指令字节串流以得到各个指令的处理速率。
发明内容
根据本发明特征之一,本发明提供一种适用于微处理器的装置,用以自微处理器的一指令字节串流中提取指令,该微处理器的指令集架构具可变长度指令。该装置包含:一解码逻辑单元及一控制逻辑单元。该解码逻辑单元用以:解码该指令字节串流的每一指令字节以产生相应的一操作码字节指示符及一结束字节指示符;针对每一指令字节接收相应的一分支发生指示符,其中,当一分支预测器预测该指令字节为一分支指令的操作码字节时,则该分支发生指示符为逻辑真值;针对每一指令字节产生相应的一不良预测指示符,其中,当相应的该分支发生指示符为逻辑真值且相应的该操作码字节指示符为逻辑假值,则相应的该不良预测指示符为逻辑真值;及对于一指令的每一其余字节,将相应的该不良预测指示符设为逻辑真值,该指令的操作码字节具有逻辑为真的该不良预测指示符。该控制逻辑单元用以从该指令字节串流中提取指令,并传送该提取的指令以供该微处理器作后续的处理,其中该控制逻辑单元放弃传送具有逻辑为真的该结束字节指示符和逻辑为真的该不良预测指示符的指令。
根据本发明特征之一,本发明提供一种适用于微处理器的方法,用以自微处理器的一指令字节串流中提取指令,该微处理器的指令集架构具可变长度指令。该方法包含:解码该指令字节串流的每一指令字节以产生相应的一操作码字节指示符及一结束字节指示符;针对每一指令字节接收一相应的一分支发生指示符,其中,当一分支预测器预测该指令字节为一分支指令的操作码字节时,则该分支发生指示符为逻辑真值;针对每一指令字节产生相应的一不良预测指示符,其中,当相应的该分支发生指示符为逻辑真值且相应的该操作码指示符为逻辑假值,则相应的该不良预测指示符为逻辑真值;对于一指令的每一其余字节,将相应的该不良预测指示符设为逻辑真值,该指令的操作码字节具有逻辑为真的该不良预测指示符;从该指令字节串流中提取指令,并传送该提取的指令以供该微处理器作后续的处理;及放弃传送具有逻辑为真的该结束字节指示符和逻辑为真的该不良预测指示符的指令。
附图说明
图1显示本发明实施例的微处理器的方块图。
图2显示图1的指令格式器的L级的方块图。
图3显示图2的累积前置消息238。
图4显示图1的微处理器的操作。
图5显示图1的指令格式器的部分L级和M级方块图。
图6显示图5所示的微处理器元件的操作流程图,用以自指令字节串流中取出指令(在一实施例中最多可取出三指令),其不会产生时间延迟且与指令中的前置字节数目无关。
图7显示图1的指令格式器的一部分的方块图。
图8a和图8b显示图7的部分指令格式器的操作流程图。
图9显示图5的多工队列的详细方块图。
图10显示图1的指令格式器的部分M级的方块图。
图11显示图5的M级控制逻辑单元的方块图。
图12显示图1的指令格式器的部分M级的操作流程图。
图13显示图5的多工队列于连续两个时钟周期的内容,以例示M级的操作。
图14显示图5的多工队列于连续两个时钟周期的内容,以例示M级的操作。
图15显示图14中指令格式器于一时钟周期内,将含有最多四十个指令字节的三个指令取得并传送出去。
图16显示图1的BTAC作了不良预测因而造成微处理器的分支错误,亦即,图1的分支发生指示为逻辑真值但非为指令的操作码。
图17显示涟波逻辑单元输出的组成信号。
图18显示图1的微处理器的操作流程图。
图19显示图2的长度解码器的详细方块图。
图20显示十六个长度解码器的配置。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于威盛电子股份有限公司,未经威盛电子股份有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/pat/books/201010185586.5/2.html,转载请声明来源钻瓜专利网。
- 上一篇:液晶显示装置及其制造方法
- 下一篇:用于实验仪器的气流防护设备