[发明专利]管芯上系统结构块的控制有效
申请号: | 201010157282.8 | 申请日: | 2010-03-30 |
公开(公告)号: | CN101853226A | 公开(公告)日: | 2010-10-06 |
发明(设计)人: | 方震;M·沃什;J·阿贾诺维克;M·E·艾斯皮格;R·艾耶 | 申请(专利权)人: | 英特尔公司 |
主分类号: | G06F13/16 | 分类号: | G06F13/16;G06F15/167 |
代理公司: | 上海专利商标事务所有限公司 31100 | 代理人: | 钱慰民 |
地址: | 美国加利*** | 国省代码: | 美国;US |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | |||
搜索关键词: | 管芯 系统 结构 控制 | ||
1.一种装置,包括:
管芯上系统结构(OSF),用于把处理器耦合至逻辑块;以及
存储器,用于响应于用户级请求而存储与物理地址对应的阴影地址,
其中OSF包括从阴影地址确定物理地址的逻辑。
2.如权利要求1所述的装置,其特征在于,所述存储器存储与物理地址对应的虚拟地址以及与阴影地址对应的别名虚拟地址。
3.如权利要求2所述的装置,其特征在于,所述存储器存储页面表,其中所述页面表包括与别名虚拟地址和阴影地址对应的条目。
4.如权利要求1所述的装置,其特征在于,所述存储器存储用于阴影地址和物理地址的可高速缓存的指示。
5.如权利要求1所述的装置,其特征在于,所述处理器和逻辑块共享仅在运行时间才知道的地址。
6.如权利要求1所述的装置,其特征在于,所述处理器和逻辑块共享不固定的且仅在运行时间才知道的地址。
7.如权利要求1所述的装置,其特征在于,所述逻辑使阴影地址的一个或多个最高位逆反以确定物理地址。
8.如权利要求1所述的装置,其特征在于,所述存储器存储应用程序以产生用户级请求。
9.如权利要求1所述的装置,其特征在于,所述存储器存储应用程序以产生用于把存储器地址或其它参数传送到逻辑块的存储操作。
10.如权利要求1所述的装置,其特征在于,所述OSF和存储器在同一集成电路管芯上。
11.如权利要求1所述的装置,其特征在于,所述处理器包括经由OSF与逻辑块进行通信的多个处理器。
12.如权利要求11所述的装置,其特征在于,多个处理器核、存储器和OSF在同一集成电路管芯上。
13.如权利要求1所述的装置,其特征在于,还包括用于使OSF与处理器耦合的第一接口以及用于使OSF与逻辑块耦合的第二接口,其中第一接口和第二接口各自包括基本信道和边带信道,并且其中逻辑块和处理器通过第一和第二接口的基本信道进行通信。
14.一种方法,包括:
响应于用户级请求,分配用于存储与物理地址对应的阴影地址的存储器的一部分;以及
在OSF处,从阴影地址确定物理地址。
15.如权利要求14所述的方法,其特征在于,还包括在存储器中存储与所述物理地址对应的虚拟地址以及与所述阴影地址对应的别名虚拟地址。
16.如权利要求15所述的方法,其特征在于,还包括在存储器中存储页面表,其中所述页面表包括与所述别名虚拟地址和所述阴影地址对应的条目。
17.如权利要求14所述的方法,其特征在于,分配存储器的一部分包括分配无效物理地址范围。
18.如权利要求14所述的方法,其特征在于,还包括在存储器中存储用于所述阴影地址和所述物理地址的可高速缓存的指示。
19.如权利要求14所述的方法,其特征在于,还包括使所述阴影地址的一个或多个最高位逆反以确定所述物理地址。
20.如权利要求14所述的方法,其特征在于,还包括:
在所述存储器中存储应用程序;以及
所述应用程序产生用户级请求。
21.如权利要求14所述的方法,其特征在于,还包括:
在所述存储器中存储应用程序;以及
所述应用程序产生用于把存储器地址或其它参数传送到逻辑块的存储操作。
22.如权利要求21所述的方法,其特征在于,还包括经由所述OSF使处理器与逻辑块相耦合。
23.一种系统,包括:
输入/输出(IO)设备;
管芯上系统结构(OSF),用于使处理器与IO设备相耦合;以及
存储器,用于响应于用户级请求而存储与物理地址对应的阴影地址,其中所述OSF包括用于从阴影地址确定物理地址的逻辑。
24.如权利要求23所述的系统,其特征在于,所述存储器存储与物理地址对应的虚拟地址以及与阴影地址对应的别名虚拟地址。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于英特尔公司,未经英特尔公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/pat/books/201010157282.8/1.html,转载请声明来源钻瓜专利网。